期刊导航
期刊开放获取
上海教育软件发展有限公..
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
17
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
32位嵌入式RISC微处理器的设计
被引量:
9
1
作者
张盛兵
樊晓桠
高德远
《计算机研究与发展》
EI
CSCD
北大核心
2000年第6期758-763,共6页
NRS4000微处理器是西北工业大学航空微电子中心设计的32位嵌入式RISC微处理器,在指令系统级与Intel的80960KA完全兼容,具有自主版权,规模约30万等效门.在微体系结构上采用了RISC核心结构,提出了一种基于核心RISC微操作的设计方案...
NRS4000微处理器是西北工业大学航空微电子中心设计的32位嵌入式RISC微处理器,在指令系统级与Intel的80960KA完全兼容,具有自主版权,规模约30万等效门.在微体系结构上采用了RISC核心结构,提出了一种基于核心RISC微操作的设计方案,具有简单、通用、灵活的特征,而且为处理器开发更细粒度的并行性提供可能.结合多执行部件、流水执行和乱序执行等先进技术,使得NRS4000既实现了与80960KA的指令系统兼容,又在微体系结构上具有很好的可扩展性.着重讨论了它的RISC核心结构的设计思想和设计实现.NRS4000微处理器的设计采用MentorGraphics工具,用VHDL语言描述、模拟和综合.
展开更多
关键词
微处理器
体系结构
微操作
流水线
RISC
设计
在线阅读
下载PDF
职称材料
一种嵌入式FPU的设计与实现
被引量:
3
2
作者
王迎春
经彤
+3 位作者
马婉良
张盛兵
樊晓桠
高德远
《电子学报》
EI
CAS
CSCD
北大核心
1999年第10期119-121,共3页
本文介绍了自主设计实现的浮点部件NRSFPU(Northwestern Polytechnical University RISCSystem′sFloating Point Unit).为了优化设计规模和速度,在体系结...
本文介绍了自主设计实现的浮点部件NRSFPU(Northwestern Polytechnical University RISCSystem′sFloating Point Unit).为了优化设计规模和速度,在体系结构设计中采用了有效策略,并给出了NRSFPU 中复杂运算指令流程的设计.通过布局布线后的结果看出,该设计规模小,速度高。
展开更多
关键词
浮点部件
FPU
NRSFPU
浮点执行部件
FXU
在线阅读
下载PDF
职称材料
LSSIMD阵列微处理器的控制逻辑设计
被引量:
11
3
作者
李莉
沈绪榜
《计算机学报》
EI
CSCD
北大核心
2000年第5期557-560,共4页
首先介绍了 L S SIMD阵列微处理器的三种并行性 :数据并行、流水线并行和指令的并行执行 .针对这三种并行性 ,阐述了控制逻辑的设计 .
关键词
SIMD阵列
微处理器
控制逻辑
指令流水线
设计
在线阅读
下载PDF
职称材料
JE-Java芯片中取指部件的设计和性能分析
被引量:
2
4
作者
陈虎
戴葵
+1 位作者
杨晓东
胡守仁
《计算机研究与发展》
EI
CSCD
北大核心
2001年第3期368-374,共7页
首先介绍了 JE- Java芯片中取指部件的设计 .为了选择合适的指令预取策略和参数 ,需要对其进行性能分析 .利用理论分析和模拟两种方法对其进行性能分析 ,对指令预取策略和参数的选择提出了合理的建议 ,并与实际测试结果进行了比较 .
关键词
取指部件
性能分析
JE-Java芯片
微处理器
在线阅读
下载PDF
职称材料
微程序控制器的设计与实现
被引量:
4
5
作者
杨波
高德远
《计算机工程与应用》
CSCD
北大核心
2001年第7期27-29,共3页
该文讨论了NCS处理器中微程序控制器的设计方法,介绍了微程序控制器的基本构成电路和工作特点;在设计中采用了诸如:多入口地址输入、内外码转换、封锁机制等提高控制器性能的方法,并确定了电路的工作时钟、数据通路和控制通路。最...
该文讨论了NCS处理器中微程序控制器的设计方法,介绍了微程序控制器的基本构成电路和工作特点;在设计中采用了诸如:多入口地址输入、内外码转换、封锁机制等提高控制器性能的方法,并确定了电路的工作时钟、数据通路和控制通路。最后指出成功的微程序控制器设计是设计高性能CPU的关键。
展开更多
关键词
微程序控制器
封锁机制
内外码转换
微处理器
CPU
设计
在线阅读
下载PDF
职称材料
JVM指令系统特点和它对JAVA芯片设计的影响
被引量:
2
6
作者
陈虎
戴葵
+1 位作者
杨晓东
胡守仁
《计算机应用研究》
CSCD
2000年第6期107-110,共4页
分析了JVM指令系统的三个特点:面向堆栈、面向对象、完全的虚拟性.在此基础上比较了JVM指令系统、R4000指令系统和i486指令系统在指令格式和功能上的不同.接着,给出了一些关于JVM指令频度的测试结果.最后;讨论了用硬件实现JAVA芯...
分析了JVM指令系统的三个特点:面向堆栈、面向对象、完全的虚拟性.在此基础上比较了JVM指令系统、R4000指令系统和i486指令系统在指令格式和功能上的不同.接着,给出了一些关于JVM指令频度的测试结果.最后;讨论了用硬件实现JAVA芯片的几个关键技术问题。
展开更多
关键词
JAVA芯片
微处理器
JVM指令系统
设计
在线阅读
下载PDF
职称材料
基于最小操作单元的VLIW微处理器设计
被引量:
1
7
作者
王昭顺
王许书
王俊宇
《计算机工程》
CAS
CSCD
北大核心
2001年第2期43-44,120,共3页
提出一种微处理器体系结构发展的分析方法—粒度分析方法,并用这种方法分析了微处理器体系结构的发展趋势。在此基础上提出基于最小操作单元MOUB微处理器体系结构的设计思想,并设计实现了一个这种结构的微处理器模型。
关键词
微处理器
VLIW
体系结构
设计
粒度分析
操作单元
在线阅读
下载PDF
职称材料
VLIW体系结构微处理器的一种设计方法
被引量:
2
8
作者
王昭顺
张建林
曹文彬
《计算机科学》
CSCD
北大核心
2000年第8期40-42,共3页
微处理器体系结构的发展经历了三个不同的阶段,以Intel早期X86产品为代表的CISC体系结构微处理器;以MIPS、PA-RISC、SPARC、ALPHA、PowerPC等为代表的RISC体系结构微处理器;以Intel近期产品为代表的CISC—RISC混合型体系结构微处理器。R...
微处理器体系结构的发展经历了三个不同的阶段,以Intel早期X86产品为代表的CISC体系结构微处理器;以MIPS、PA-RISC、SPARC、ALPHA、PowerPC等为代表的RISC体系结构微处理器;以Intel近期产品为代表的CISC—RISC混合型体系结构微处理器。RISC和CISC由于其实现技术的复杂性。
展开更多
关键词
微处理器
体系结构
VLIW
设计方法
在线阅读
下载PDF
职称材料
i960微处理器性能模型设计
9
作者
李涛
高德远
+2 位作者
樊晓桠
张盛兵
王巍
《小型微型计算机系统》
CSCD
北大核心
2001年第4期507-509,共3页
本文讨论了系统性能模型在体系结构设计中的作用 ,研究了高性能微处理器的性能仿真模型设计技术 .系统是基于 i96 0 KA的指令集 ,以超标量流水线技术为基础 ,取代 i96 0 KA的原有的 5级流水线 。
关键词
性能模型
微处理器
设计
i960KA
流水线
在线阅读
下载PDF
职称材料
MCP多处理机系统研究与设计
10
作者
王能忠
王宽全
张为群
《计算机科学》
CSCD
北大核心
1994年第3期69-71,共3页
一、引言 人工智能(AI)中自然语言处理(理解)的研究在八十年代进入了并行处理阶段,国外已有众多研究成果[1]。进入九十年代,其研究水平已相当高,其中比较成功和有名的有美国卡内基·梅隆大学与南加利福尼亚大学联合研制的SNAP(...
一、引言 人工智能(AI)中自然语言处理(理解)的研究在八十年代进入了并行处理阶段,国外已有众多研究成果[1]。进入九十年代,其研究水平已相当高,其中比较成功和有名的有美国卡内基·梅隆大学与南加利福尼亚大学联合研制的SNAP(语义网络阵列处理机),它由160个TMS320C32DSP芯片组成[2],用于机器翻译系统;美国卡内基·梅隆大学与日本NEC公司联合研制的大规模并行联想处理机IXM2,它由64个处理机组成[3],用于大规模并行句法分析。笔者1991年在澳大利亚墨尔本大学成功地用Encore多处理机系统进行了汉语并行句法分析[4]。最近我们承担了“汉藏英机器翻译系统”课题中的部分研究任务,进行了适用于MCP(现代汉语处理)的一种多处理机系统设计。
展开更多
关键词
多处理机
MCP
系统设计
在线阅读
下载PDF
职称材料
现代微处理器转移预测设计策略
11
作者
张建林
王昭顺
《计算机科学》
CSCD
北大核心
1999年第11期6-8,共3页
现代微处理器普遍采用流水线、超级流水线、超标量或VLIW等技术来提高指令级并行度ILP,但也带来由于条件转移指令导致流水线断流的效率损失问题,现代微处理器一般采用转移预测部件来尽量减小这种影响。
关键词
微处理器
转移预测部件
流水线
设计
在线阅读
下载PDF
职称材料
CPU桥ASIC设计中CPU模拟器的设计
被引量:
1
12
作者
邓让钰
邢座程
谢伦国
《计算机工程与应用》
CSCD
北大核心
2001年第1期99-100,共2页
功能模拟是设计高性能微处理器接口ASIC芯片的重要环节,目的是消除ASIC的功能性设计错误。为了更好地对ASIC芯片进行模拟,需要灵活、方便、能够体现微处理器行为的CPU模型,文章将介绍了对一个CPU行为模拟器的开发。
关键词
ASIC
专用集成电路
设计
微处理器
CPU
模拟器
在线阅读
下载PDF
职称材料
前瞻性执行超标量处理器的性能分析模型
被引量:
1
13
作者
肖刚
周兴铭
《计算机研究与发展》
EI
CSCD
北大核心
1999年第4期494-499,共6页
前瞻性执行技术是一种提高超标量处理器性能的有效技术,为了分析前瞻性执行的超标量处理器的性能潜力,文中对其建立了一个性能分析模型.此分析模型由结构冲突模型、数据和控制冲突模型两部分构成,具有很好的可实现性.文中利用此模...
前瞻性执行技术是一种提高超标量处理器性能的有效技术,为了分析前瞻性执行的超标量处理器的性能潜力,文中对其建立了一个性能分析模型.此分析模型由结构冲突模型、数据和控制冲突模型两部分构成,具有很好的可实现性.文中利用此模型对9个Benchmark程序对不同的硬件配置进行了性能分析研究。
展开更多
关键词
超标量
前瞻性执行
MARKOV过程
微处理器
在线阅读
下载PDF
职称材料
行列式求值在多处理机系统性能评价中的应用
14
作者
刘德才
王鼎兴
+1 位作者
沈美明
郑纬民
《计算机学报》
EI
CSCD
北大核心
1994年第3期227-231,共5页
本文通过分析行列式求值的特点和行列式求值的并行处理技术与10阶行列式对PGR系统测试的结果,阐述了行列式求值在多处理机系统性能评价中的应用,并对多处理机系统的加速比进行了分析.
关键词
多处理机系统
性能评价
行列式
在线阅读
下载PDF
职称材料
专用集成电路的设计验证方法及一种实际的通用微处理器设计的多级验证体系
被引量:
3
15
作者
杨文华
罗晓沛
《计算机研究与发展》
EI
CSCD
北大核心
1999年第6期764-768,共5页
随着专用集成电路制造工艺及设计方法的飞速发展,片上系统可集成的功能越来越多,规模越来越大,设计验证越来越复杂,只有使用先进的设计验证方法充分地验证其设计,才能保证一次投片成功.文中针对专用集成电路设计验证的各种方法和...
随着专用集成电路制造工艺及设计方法的飞速发展,片上系统可集成的功能越来越多,规模越来越大,设计验证越来越复杂,只有使用先进的设计验证方法充分地验证其设计,才能保证一次投片成功.文中针对专用集成电路设计验证的各种方法和一种实际的通用微处理器设计的多级验证体系作了专门的描述,对片上系统设计者在构建自己的设计验证方案。
展开更多
关键词
专用集成电路
软件模拟
形式验证
微处理器
设计
在线阅读
下载PDF
职称材料
三端口64位处理器的VLSI设计
被引量:
1
16
作者
俞冠生
高明伦
《现代电子》
1999年第4期10-20,共11页
引入多端口处理器的概念并介绍三端口64位ALU及其旋转器的设计方法。为了提高处理器的工作效率,在ALU的每个输入端口设置适当容量的RAM是一种新的尝试。文中介绍了ALU端口RAM寄存器及其管理电路的设计方法。为了适应Windows环境中的多...
引入多端口处理器的概念并介绍三端口64位ALU及其旋转器的设计方法。为了提高处理器的工作效率,在ALU的每个输入端口设置适当容量的RAM是一种新的尝试。文中介绍了ALU端口RAM寄存器及其管理电路的设计方法。为了适应Windows环境中的多媒体数据的地址分级管理,本文提出“整地址”概念,并相应定义了qword地址和byte地址。文中也介绍了基于分级管理概念的地址发生器的设计方法以及如何使用两个地址发生器管理四种不同地址的设计方法。模块化、总线化结构是本设计的另一显著特点。
展开更多
关键词
设计
处理器
VLSI
集成电路
在线阅读
下载PDF
职称材料
几种RISC处理器的性能比较
17
作者
乔桑
《小型微型计算机系统》
CSCD
北大核心
1992年第8期58-64,F003,共8页
一、引言 RISC处理机达到每周期执行一条指令的方法之一便是采用流水线指令执行。但是,通过流水线的指令流可能受阻,这是由于像加载(load)、存储(store)和分枝(branch)这类指令的等待时间的影响。由于这种影响,便不可能在没有流水线效...
一、引言 RISC处理机达到每周期执行一条指令的方法之一便是采用流水线指令执行。但是,通过流水线的指令流可能受阻,这是由于像加载(load)、存储(store)和分枝(branch)这类指令的等待时间的影响。由于这种影响,便不可能在没有流水线效率损失的情况下保持每期执行一条指令。本文采用一个简单的概率模型,来测量Am29000、MC88100、SPARC和R3000RISC处理机中load、store和branch指令对流水线性能的影响。分析表明,R3000的流水线结构能够比其它RISC处理机更大程度地最小化load和branch的时间等待的影响,由此,可以保持较高的流水线效率。
展开更多
关键词
RISC
处理器
性能
计算机
在线阅读
下载PDF
职称材料
题名
32位嵌入式RISC微处理器的设计
被引量:
9
1
作者
张盛兵
樊晓桠
高德远
机构
西北工业大学计算机科学与工程系
出处
《计算机研究与发展》
EI
CSCD
北大核心
2000年第6期758-763,共6页
基金
航空基金!97F53056
文摘
NRS4000微处理器是西北工业大学航空微电子中心设计的32位嵌入式RISC微处理器,在指令系统级与Intel的80960KA完全兼容,具有自主版权,规模约30万等效门.在微体系结构上采用了RISC核心结构,提出了一种基于核心RISC微操作的设计方案,具有简单、通用、灵活的特征,而且为处理器开发更细粒度的并行性提供可能.结合多执行部件、流水执行和乱序执行等先进技术,使得NRS4000既实现了与80960KA的指令系统兼容,又在微体系结构上具有很好的可扩展性.着重讨论了它的RISC核心结构的设计思想和设计实现.NRS4000微处理器的设计采用MentorGraphics工具,用VHDL语言描述、模拟和综合.
关键词
微处理器
体系结构
微操作
流水线
RISC
设计
Keywords
microprocessor, architecture, micro operation, pipeline, RISC
分类号
TP332.02 [自动化与计算机技术—计算机系统结构]
在线阅读
下载PDF
职称材料
题名
一种嵌入式FPU的设计与实现
被引量:
3
2
作者
王迎春
经彤
马婉良
张盛兵
樊晓桠
高德远
机构
西北工业大学计算机科学与工程系
出处
《电子学报》
EI
CAS
CSCD
北大核心
1999年第10期119-121,共3页
文摘
本文介绍了自主设计实现的浮点部件NRSFPU(Northwestern Polytechnical University RISCSystem′sFloating Point Unit).为了优化设计规模和速度,在体系结构设计中采用了有效策略,并给出了NRSFPU 中复杂运算指令流程的设计.通过布局布线后的结果看出,该设计规模小,速度高。
关键词
浮点部件
FPU
NRSFPU
浮点执行部件
FXU
Keywords
floating point unit(FPU)
NRS FPU
floating point execution unit(FXU)
分类号
TP332.02 [自动化与计算机技术—计算机系统结构]
在线阅读
下载PDF
职称材料
题名
LSSIMD阵列微处理器的控制逻辑设计
被引量:
11
3
作者
李莉
沈绪榜
机构
西安微电子技术研究所
出处
《计算机学报》
EI
CSCD
北大核心
2000年第5期557-560,共4页
文摘
首先介绍了 L S SIMD阵列微处理器的三种并行性 :数据并行、流水线并行和指令的并行执行 .针对这三种并行性 ,阐述了控制逻辑的设计 .
关键词
SIMD阵列
微处理器
控制逻辑
指令流水线
设计
Keywords
SIMD array microprocessor, control logic, instruction pipelining, three types of instruction operate in parallel
分类号
TP332.02 [自动化与计算机技术—计算机系统结构]
在线阅读
下载PDF
职称材料
题名
JE-Java芯片中取指部件的设计和性能分析
被引量:
2
4
作者
陈虎
戴葵
杨晓东
胡守仁
机构
国防科学技术大学计算机科学系
出处
《计算机研究与发展》
EI
CSCD
北大核心
2001年第3期368-374,共7页
基金
国家自然科学基金资助!(6 980 3 0 13 )
文摘
首先介绍了 JE- Java芯片中取指部件的设计 .为了选择合适的指令预取策略和参数 ,需要对其进行性能分析 .利用理论分析和模拟两种方法对其进行性能分析 ,对指令预取策略和参数的选择提出了合理的建议 ,并与实际测试结果进行了比较 .
关键词
取指部件
性能分析
JE-Java芯片
微处理器
Keywords
Java chip, instruction fetch unit, performance analysis
分类号
TP332.02 [自动化与计算机技术—计算机系统结构]
在线阅读
下载PDF
职称材料
题名
微程序控制器的设计与实现
被引量:
4
5
作者
杨波
高德远
机构
西北工业大学航空微电子中心
出处
《计算机工程与应用》
CSCD
北大核心
2001年第7期27-29,共3页
基金
九五"国防预研课题 "军用MPU
MCU技术"!(编号:8.1.3.5)
文摘
该文讨论了NCS处理器中微程序控制器的设计方法,介绍了微程序控制器的基本构成电路和工作特点;在设计中采用了诸如:多入口地址输入、内外码转换、封锁机制等提高控制器性能的方法,并确定了电路的工作时钟、数据通路和控制通路。最后指出成功的微程序控制器设计是设计高性能CPU的关键。
关键词
微程序控制器
封锁机制
内外码转换
微处理器
CPU
设计
Keywords
: Micro-program Controller,Lock Mechanism Transform of Micro-instructions,Intellectual Property(IP)
分类号
TP332.02 [自动化与计算机技术—计算机系统结构]
在线阅读
下载PDF
职称材料
题名
JVM指令系统特点和它对JAVA芯片设计的影响
被引量:
2
6
作者
陈虎
戴葵
杨晓东
胡守仁
机构
国防科技大学计算机系研究生队
出处
《计算机应用研究》
CSCD
2000年第6期107-110,共4页
基金
国家自然科学基金!69803013
文摘
分析了JVM指令系统的三个特点:面向堆栈、面向对象、完全的虚拟性.在此基础上比较了JVM指令系统、R4000指令系统和i486指令系统在指令格式和功能上的不同.接着,给出了一些关于JVM指令频度的测试结果.最后;讨论了用硬件实现JAVA芯片的几个关键技术问题。
关键词
JAVA芯片
微处理器
JVM指令系统
设计
分类号
TP332.02 [自动化与计算机技术—计算机系统结构]
在线阅读
下载PDF
职称材料
题名
基于最小操作单元的VLIW微处理器设计
被引量:
1
7
作者
王昭顺
王许书
王俊宇
机构
北京科技大学计算机系
出处
《计算机工程》
CAS
CSCD
北大核心
2001年第2期43-44,120,共3页
基金
教育部优秀青年教育基金资助项目
文摘
提出一种微处理器体系结构发展的分析方法—粒度分析方法,并用这种方法分析了微处理器体系结构的发展趋势。在此基础上提出基于最小操作单元MOUB微处理器体系结构的设计思想,并设计实现了一个这种结构的微处理器模型。
关键词
微处理器
VLIW
体系结构
设计
粒度分析
操作单元
Keywords
Microprocessor;Architecture;Granularity analysis method;Minium operating unit-based (MOUB) architecture
分类号
TP332.02 [自动化与计算机技术—计算机系统结构]
在线阅读
下载PDF
职称材料
题名
VLIW体系结构微处理器的一种设计方法
被引量:
2
8
作者
王昭顺
张建林
曹文彬
机构
首都师范大学计算机系
北京科技大学计算机系
出处
《计算机科学》
CSCD
北大核心
2000年第8期40-42,共3页
基金
教育部优秀年轻教师基金
文摘
微处理器体系结构的发展经历了三个不同的阶段,以Intel早期X86产品为代表的CISC体系结构微处理器;以MIPS、PA-RISC、SPARC、ALPHA、PowerPC等为代表的RISC体系结构微处理器;以Intel近期产品为代表的CISC—RISC混合型体系结构微处理器。RISC和CISC由于其实现技术的复杂性。
关键词
微处理器
体系结构
VLIW
设计方法
Keywords
Microprocessor architecture, VLIW, EPIC, Code structure rules
分类号
TP332.02 [自动化与计算机技术—计算机系统结构]
在线阅读
下载PDF
职称材料
题名
i960微处理器性能模型设计
9
作者
李涛
高德远
樊晓桠
张盛兵
王巍
机构
西北工业大学航空微电子中心
出处
《小型微型计算机系统》
CSCD
北大核心
2001年第4期507-509,共3页
基金
国防"九五"预研课题!"军用 MPU
MCU技术"(8.1.3.5 )资助
文摘
本文讨论了系统性能模型在体系结构设计中的作用 ,研究了高性能微处理器的性能仿真模型设计技术 .系统是基于 i96 0 KA的指令集 ,以超标量流水线技术为基础 ,取代 i96 0 KA的原有的 5级流水线 。
关键词
性能模型
微处理器
设计
i960KA
流水线
Keywords
Performance model
ILP
分类号
TP332.02 [自动化与计算机技术—计算机系统结构]
在线阅读
下载PDF
职称材料
题名
MCP多处理机系统研究与设计
10
作者
王能忠
王宽全
张为群
机构
西南师范大学计算机科学系
出处
《计算机科学》
CSCD
北大核心
1994年第3期69-71,共3页
文摘
一、引言 人工智能(AI)中自然语言处理(理解)的研究在八十年代进入了并行处理阶段,国外已有众多研究成果[1]。进入九十年代,其研究水平已相当高,其中比较成功和有名的有美国卡内基·梅隆大学与南加利福尼亚大学联合研制的SNAP(语义网络阵列处理机),它由160个TMS320C32DSP芯片组成[2],用于机器翻译系统;美国卡内基·梅隆大学与日本NEC公司联合研制的大规模并行联想处理机IXM2,它由64个处理机组成[3],用于大规模并行句法分析。笔者1991年在澳大利亚墨尔本大学成功地用Encore多处理机系统进行了汉语并行句法分析[4]。最近我们承担了“汉藏英机器翻译系统”课题中的部分研究任务,进行了适用于MCP(现代汉语处理)的一种多处理机系统设计。
关键词
多处理机
MCP
系统设计
Keywords
Multiprocessor system,Modern Chinese processing ,Parallel parsing.
分类号
TP332.02 [自动化与计算机技术—计算机系统结构]
在线阅读
下载PDF
职称材料
题名
现代微处理器转移预测设计策略
11
作者
张建林
王昭顺
机构
首都师范大学计算机系
北京科技大学计算机系
出处
《计算机科学》
CSCD
北大核心
1999年第11期6-8,共3页
文摘
现代微处理器普遍采用流水线、超级流水线、超标量或VLIW等技术来提高指令级并行度ILP,但也带来由于条件转移指令导致流水线断流的效率损失问题,现代微处理器一般采用转移预测部件来尽量减小这种影响。
关键词
微处理器
转移预测部件
流水线
设计
Keywords
Microprocessor, Branch prediction, Processing technology, Design policy
分类号
TP332.02 [自动化与计算机技术—计算机系统结构]
在线阅读
下载PDF
职称材料
题名
CPU桥ASIC设计中CPU模拟器的设计
被引量:
1
12
作者
邓让钰
邢座程
谢伦国
机构
国防科技大学计算机学院
出处
《计算机工程与应用》
CSCD
北大核心
2001年第1期99-100,共2页
文摘
功能模拟是设计高性能微处理器接口ASIC芯片的重要环节,目的是消除ASIC的功能性设计错误。为了更好地对ASIC芯片进行模拟,需要灵活、方便、能够体现微处理器行为的CPU模型,文章将介绍了对一个CPU行为模拟器的开发。
关键词
ASIC
专用集成电路
设计
微处理器
CPU
模拟器
Keywords
ASIC, CPU bridge, multiprocessor, synchronize
分类号
TN492.02 [电子电信—微电子学与固体电子学]
TP332.02 [自动化与计算机技术—计算机系统结构]
在线阅读
下载PDF
职称材料
题名
前瞻性执行超标量处理器的性能分析模型
被引量:
1
13
作者
肖刚
周兴铭
机构
国防科学技术大学并行与分布处理国家重点实验室
出处
《计算机研究与发展》
EI
CSCD
北大核心
1999年第4期494-499,共6页
文摘
前瞻性执行技术是一种提高超标量处理器性能的有效技术,为了分析前瞻性执行的超标量处理器的性能潜力,文中对其建立了一个性能分析模型.此分析模型由结构冲突模型、数据和控制冲突模型两部分构成,具有很好的可实现性.文中利用此模型对9个Benchmark程序对不同的硬件配置进行了性能分析研究。
关键词
超标量
前瞻性执行
MARKOV过程
微处理器
Keywords
superscalar, speculative execution, Markov process
分类号
TP332.027 [自动化与计算机技术—计算机系统结构]
在线阅读
下载PDF
职称材料
题名
行列式求值在多处理机系统性能评价中的应用
14
作者
刘德才
王鼎兴
沈美明
郑纬民
机构
清华大学计算机科学与技术系
出处
《计算机学报》
EI
CSCD
北大核心
1994年第3期227-231,共5页
基金
国家教委博士点基金
文摘
本文通过分析行列式求值的特点和行列式求值的并行处理技术与10阶行列式对PGR系统测试的结果,阐述了行列式求值在多处理机系统性能评价中的应用,并对多处理机系统的加速比进行了分析.
关键词
多处理机系统
性能评价
行列式
Keywords
Multiprocessor system
parallel processing
performance evaluation
processor farm
分类号
TP332.027 [自动化与计算机技术—计算机系统结构]
在线阅读
下载PDF
职称材料
题名
专用集成电路的设计验证方法及一种实际的通用微处理器设计的多级验证体系
被引量:
3
15
作者
杨文华
罗晓沛
机构
中国科学技术大学研究生院
出处
《计算机研究与发展》
EI
CSCD
北大核心
1999年第6期764-768,共5页
文摘
随着专用集成电路制造工艺及设计方法的飞速发展,片上系统可集成的功能越来越多,规模越来越大,设计验证越来越复杂,只有使用先进的设计验证方法充分地验证其设计,才能保证一次投片成功.文中针对专用集成电路设计验证的各种方法和一种实际的通用微处理器设计的多级验证体系作了专门的描述,对片上系统设计者在构建自己的设计验证方案。
关键词
专用集成电路
软件模拟
形式验证
微处理器
设计
Keywords
ASIC
software simulation
event driven
hardware acceleration
hardware emulation
static timing verification
formal verification
分类号
TN402 [电子电信—微电子学与固体电子学]
TP332.02 [自动化与计算机技术—计算机系统结构]
在线阅读
下载PDF
职称材料
题名
三端口64位处理器的VLSI设计
被引量:
1
16
作者
俞冠生
高明伦
机构
华东电子工程研究所
合肥工业大学微电子设计研究室
出处
《现代电子》
1999年第4期10-20,共11页
文摘
引入多端口处理器的概念并介绍三端口64位ALU及其旋转器的设计方法。为了提高处理器的工作效率,在ALU的每个输入端口设置适当容量的RAM是一种新的尝试。文中介绍了ALU端口RAM寄存器及其管理电路的设计方法。为了适应Windows环境中的多媒体数据的地址分级管理,本文提出“整地址”概念,并相应定义了qword地址和byte地址。文中也介绍了基于分级管理概念的地址发生器的设计方法以及如何使用两个地址发生器管理四种不同地址的设计方法。模块化、总线化结构是本设计的另一显著特点。
关键词
设计
处理器
VLSI
集成电路
Keywords
Processor
ALU
RAM
Hierarchical address system
分类号
TN470.2 [电子电信—微电子学与固体电子学]
TP332.02 [自动化与计算机技术—计算机系统结构]
在线阅读
下载PDF
职称材料
题名
几种RISC处理器的性能比较
17
作者
乔桑
出处
《小型微型计算机系统》
CSCD
北大核心
1992年第8期58-64,F003,共8页
文摘
一、引言 RISC处理机达到每周期执行一条指令的方法之一便是采用流水线指令执行。但是,通过流水线的指令流可能受阻,这是由于像加载(load)、存储(store)和分枝(branch)这类指令的等待时间的影响。由于这种影响,便不可能在没有流水线效率损失的情况下保持每期执行一条指令。本文采用一个简单的概率模型,来测量Am29000、MC88100、SPARC和R3000RISC处理机中load、store和branch指令对流水线性能的影响。分析表明,R3000的流水线结构能够比其它RISC处理机更大程度地最小化load和branch的时间等待的影响,由此,可以保持较高的流水线效率。
关键词
RISC
处理器
性能
计算机
分类号
TP332.027 [自动化与计算机技术—计算机系统结构]
在线阅读
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
32位嵌入式RISC微处理器的设计
张盛兵
樊晓桠
高德远
《计算机研究与发展》
EI
CSCD
北大核心
2000
9
在线阅读
下载PDF
职称材料
2
一种嵌入式FPU的设计与实现
王迎春
经彤
马婉良
张盛兵
樊晓桠
高德远
《电子学报》
EI
CAS
CSCD
北大核心
1999
3
在线阅读
下载PDF
职称材料
3
LSSIMD阵列微处理器的控制逻辑设计
李莉
沈绪榜
《计算机学报》
EI
CSCD
北大核心
2000
11
在线阅读
下载PDF
职称材料
4
JE-Java芯片中取指部件的设计和性能分析
陈虎
戴葵
杨晓东
胡守仁
《计算机研究与发展》
EI
CSCD
北大核心
2001
2
在线阅读
下载PDF
职称材料
5
微程序控制器的设计与实现
杨波
高德远
《计算机工程与应用》
CSCD
北大核心
2001
4
在线阅读
下载PDF
职称材料
6
JVM指令系统特点和它对JAVA芯片设计的影响
陈虎
戴葵
杨晓东
胡守仁
《计算机应用研究》
CSCD
2000
2
在线阅读
下载PDF
职称材料
7
基于最小操作单元的VLIW微处理器设计
王昭顺
王许书
王俊宇
《计算机工程》
CAS
CSCD
北大核心
2001
1
在线阅读
下载PDF
职称材料
8
VLIW体系结构微处理器的一种设计方法
王昭顺
张建林
曹文彬
《计算机科学》
CSCD
北大核心
2000
2
在线阅读
下载PDF
职称材料
9
i960微处理器性能模型设计
李涛
高德远
樊晓桠
张盛兵
王巍
《小型微型计算机系统》
CSCD
北大核心
2001
0
在线阅读
下载PDF
职称材料
10
MCP多处理机系统研究与设计
王能忠
王宽全
张为群
《计算机科学》
CSCD
北大核心
1994
0
在线阅读
下载PDF
职称材料
11
现代微处理器转移预测设计策略
张建林
王昭顺
《计算机科学》
CSCD
北大核心
1999
0
在线阅读
下载PDF
职称材料
12
CPU桥ASIC设计中CPU模拟器的设计
邓让钰
邢座程
谢伦国
《计算机工程与应用》
CSCD
北大核心
2001
1
在线阅读
下载PDF
职称材料
13
前瞻性执行超标量处理器的性能分析模型
肖刚
周兴铭
《计算机研究与发展》
EI
CSCD
北大核心
1999
1
在线阅读
下载PDF
职称材料
14
行列式求值在多处理机系统性能评价中的应用
刘德才
王鼎兴
沈美明
郑纬民
《计算机学报》
EI
CSCD
北大核心
1994
0
在线阅读
下载PDF
职称材料
15
专用集成电路的设计验证方法及一种实际的通用微处理器设计的多级验证体系
杨文华
罗晓沛
《计算机研究与发展》
EI
CSCD
北大核心
1999
3
在线阅读
下载PDF
职称材料
16
三端口64位处理器的VLSI设计
俞冠生
高明伦
《现代电子》
1999
1
在线阅读
下载PDF
职称材料
17
几种RISC处理器的性能比较
乔桑
《小型微型计算机系统》
CSCD
北大核心
1992
0
在线阅读
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部