期刊文献+
共找到4篇文章
< 1 >
每页显示 20 50 100
一款直流偏移自校准的多模数模转换器 被引量:1
1
作者 林雁飞 徐肯 +1 位作者 梁振 叶晖 《半导体技术》 CAS 北大核心 2019年第7期511-519,共9页
设计了一款应用于GSM/WCDMA/LTE发射机中的多模10 bit数模转换器(DAC),该DAC采用了5+5的分段式电阻型结构,达到面积和性能优化折中。通过数字可编程设计,该DAC可根据不同带宽和数据率的要求合理地控制偏置电流的大小,实现不同应用场景... 设计了一款应用于GSM/WCDMA/LTE发射机中的多模10 bit数模转换器(DAC),该DAC采用了5+5的分段式电阻型结构,达到面积和性能优化折中。通过数字可编程设计,该DAC可根据不同带宽和数据率的要求合理地控制偏置电流的大小,实现不同应用场景的低功耗目标。此外,该DAC还集成了一款改进的直流偏移自校准电路,将发射机本振泄露的抑制提高了20 dB以上。而且,直流偏移自校准在芯片上电期间完成,既不影响通道的正常工作,又不消耗额外的功耗,解决了现有的技术问题。该DAC采用0.13μm 1P4M CMOS工艺进行设计和流片,占用芯片面积小于0.1 mm^2。测试结果表明,该DAC在0.1~10 MHz的信号带宽下,具有63.0~76.8 dB的信噪失真比(SNDR)和67.9~77.9 dB的无杂散动态范围(SFDR);在1.5 V的供电电压下的最大功耗为2.2 mW。 展开更多
关键词 数模转换器(DAC) 分段式结构 直流偏移 自校准 多模 发射机
在线阅读 下载PDF
粤西典型村域次降雨条件下非点源氮素排放特征 被引量:6
2
作者 徐垦 张芊芊 +3 位作者 张思毅 郝贝贝 赵晓丽 贺斌 《环境科学研究》 CAS CSCD 北大核心 2024年第8期1725-1735,共11页
粤西农业发达,施肥季降雨频繁,面源污染风险大。为研究粤西典型农业村镇不同土地利用类型在次降雨条件下的非点源氮素输出特征,采用降雨过程密集连续监测、雨后径流追踪监测的方法,结合降雨特征和土地利用类型分析降雨事件中氮素浓度及... 粤西农业发达,施肥季降雨频繁,面源污染风险大。为研究粤西典型农业村镇不同土地利用类型在次降雨条件下的非点源氮素输出特征,采用降雨过程密集连续监测、雨后径流追踪监测的方法,结合降雨特征和土地利用类型分析降雨事件中氮素浓度及其形态的时空变化规律。结果表明:①监测点在降雨中总氮(TN)的事件平均浓度(EMC)为1.20~8.66 mg/L,其中溶解态氮(DN)占TN的比例最大,平均占比在43.23%~77.00%之间,DN又以溶解态氨氮(AN)为主,占比峰值达64.46%,氮素浓度表现为居民区>果园>农田。②结合氮浓度与径流量变化特征分析,发现氮素输出呈现两个峰值,其浓度随降雨时间的增加呈现先增后减的趋势,各形态氮素均存在初期冲刷效应,居民区最为显著,农田在整个降雨过程倾向于均匀输出。③降雨特征参数中,氮素浓度与前期干燥天数、降雨历时呈正相关,与最大降雨强度呈显著负相关,表明间隔多日的长时降雨会增加氮素输出风险,而雨强较大的降雨会起到稀释作用。氮素浓度受土地利用类型面积的影响,整体与农田、果园面积均呈显著负相关,与居民区面积呈显著正相关。④雨后氮素浓度在农田和果园呈先降后升的趋势,居民区则明显升高。农田沟渠对氮素存在消解作用,居民区是氮素的最大污染源。研究显示,粤西农业农村氮素面源污染要结合降雨和土地利用类型的污染特征对河道中(DN)进行精细化管控,同时要重视农村居民区的面源污染削减。 展开更多
关键词 粤西 次降雨 氮素 非点源污染 事件平均浓度(EMC) 土地利用类型
在线阅读 下载PDF
基于极性发射机的两点调制锁相环的设计 被引量:2
3
作者 梁振 李斌 +2 位作者 黄沫 徐肯 叶晖 《华南理工大学学报(自然科学版)》 EI CAS CSCD 北大核心 2019年第2期9-15,共7页
采用0.11μm 1P6M CMOS工艺设计与研究了一款适用于蓝牙极性调制发射机的两点调制锁相环.为了校正锁相环中两个相位调制路径的环路增益,降低采用该锁相环的发射机的频移键控误差,提出了一种新型的增益校正方法,并基于该方法设计了低相... 采用0.11μm 1P6M CMOS工艺设计与研究了一款适用于蓝牙极性调制发射机的两点调制锁相环.为了校正锁相环中两个相位调制路径的环路增益,降低采用该锁相环的发射机的频移键控误差,提出了一种新型的增益校正方法,并基于该方法设计了低相位噪声、低锁定时间的两点调制锁相环电路.芯片的测试结果表明,当压控振荡器震荡在4.8 GHz时,该锁相环在偏离4.8 GHz 10 kHz、1 MHz和3 MHz时的相位噪声依次为-83、-108和-114 dBc/Hz,采用该锁相环的极性调制发射机发射0 dBm信号时频移键控误差为2.97%,该锁相环的芯片面积为0.32 mm^2,整体性能满足蓝牙射频芯片测试规范要求. 展开更多
关键词 蓝牙发射机 极性调制 两点调制 锁相环 压控振荡器
在线阅读 下载PDF
2.7-4.0 GHz PLL with dual-mode auto frequency calibration for navigation system on chip 被引量:1
4
作者 CHEN Zhi-jian CAI Min +1 位作者 HE Xiao-yong xu ken 《Journal of Central South University》 SCIE EI CAS CSCD 2016年第9期2242-2253,共12页
A 2.7-4.0 GHz dual-mode auto frequency calibration(AFC) fast locking PLL was designed for navigation system on chip(SoC). The SoC was composed of one radio frequency(RF) receiver, one baseband and several system contr... A 2.7-4.0 GHz dual-mode auto frequency calibration(AFC) fast locking PLL was designed for navigation system on chip(SoC). The SoC was composed of one radio frequency(RF) receiver, one baseband and several system control parts. In the proposed AFC block, both analog and digital modes were designed to complete the AFC process. In analog mode, the analog part sampled and detected the charge pump output tuning voltage, which would give the indicator to digital part to adjust the voltage control oscillator(VCO) capacitor bank. In digital mode, the digital part counted the phase lock loop(PLL) divided clock to judge whether VCO frequency was fast or slow. The analog and digital modes completed the auto frequency calibration function independently by internal switch. By designing a special switching algorithm, the switch of the digital and analog mode could be realized anytime during the lock and unlock detecting process for faster and more stable locking. This chip is fabricated in 0.13 μm RF complementary metal oxide semiconductor(CMOS) process, and the VCO supports the frequency range from 2.7 to 4.0 GHz. Tested 3.96 GHz frequency phase noise is -90 d Bc/Hz@100 k Hz frequency offset and -120 d Bc/Hz@1 MHz frequency offset. By using the analog mode in lock detection and digital mode in unlock detection, tested AFC time is less than 9 μs and the total PLL lock time is less than 19 μs. The SoC acquisition and tracking sensitivity are about-142 d Bm and-155 d Bm, respectively. The area of the proposed PLL is 0.35 mm^2 and the total SoC area is about 9.6 mm^2. 展开更多
关键词 auto frequency calibration phase lock loop voltage control oscillator lock time
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部