期刊导航
期刊开放获取
上海教育软件发展有限公..
期刊文献
+
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
任意字段
题名或关键词
题名
关键词
文摘
作者
第一作者
机构
刊名
分类号
参考文献
作者简介
基金资助
栏目信息
检索
高级检索
期刊导航
共找到
2
篇文章
<
1
>
每页显示
20
50
100
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
显示方式:
文摘
详细
列表
相关度排序
被引量排序
时效性排序
基于FPGA的连通域标记设计与实现
被引量:
8
1
作者
谭许彬
谢宜壮
+1 位作者
陈禾
边明明
《信号处理》
CSCD
北大核心
2011年第11期1729-1733,共5页
提出了一种基于FPGA的连通域标记电路设计方案。该方案不仅满足了实时、高精度等要求,还特别增加了虚警剔除的功能。该硬件设计方案采用单次逐像素扫描法,该法通过对图像进行一次逐像素扫描,将标记与参数并行处理,最后根据统计出来的连...
提出了一种基于FPGA的连通域标记电路设计方案。该方案不仅满足了实时、高精度等要求,还特别增加了虚警剔除的功能。该硬件设计方案采用单次逐像素扫描法,该法通过对图像进行一次逐像素扫描,将标记与参数并行处理,最后根据统计出来的连通域及参数信息实现虚警剔除。相比较其它的硬件实现方案,该设计方案具有显著优势,通过优化标记与参数处理,该方案更适合硬件的并行处理特性;去除了第二次逐像素扫描,使得处理时间变短,资源占用率变小。仿真结果表明:若图像大小为M×N,临时标记区域上限为L,则标记完一幅图像总时钟周期为(M×N×2+L×4).该方案已在单片Virtex-Ⅱ系列FPGA中实现,并作为关键电路应用于舰船图像检测系统中。
展开更多
关键词
连通域标记
FPGA
单次逐像素扫描法
虚警剔除
在线阅读
下载PDF
职称材料
一种新的连通域标记算法
被引量:
16
2
作者
谢宜壮
谭许彬
陈禾
《北京理工大学学报》
EI
CAS
CSCD
北大核心
2012年第12期1273-1278,共6页
提出一种新的连通域标记算法.与其它适合硬件实现的算法相比,增加了虚警剔除部分,并将一维数组和游程码的结构结合成二维数组的形式进行操作,使新算法在速度、资源占用率、性能上更有优势.算法的Matlab和现场可编程门阵列(FPGA)仿真结...
提出一种新的连通域标记算法.与其它适合硬件实现的算法相比,增加了虚警剔除部分,并将一维数组和游程码的结构结合成二维数组的形式进行操作,使新算法在速度、资源占用率、性能上更有优势.算法的Matlab和现场可编程门阵列(FPGA)仿真结果表明,新算法可以完备记录标记和参数信息;应用于要求快速得到准确参数信息的工程时,相比较其他算法,时间减少约50%,且控制逻辑的复杂性减小.
展开更多
关键词
连通域标记
现场可编程门阵列(FPGA)
二维数组
虚警剔除
在线阅读
下载PDF
职称材料
题名
基于FPGA的连通域标记设计与实现
被引量:
8
1
作者
谭许彬
谢宜壮
陈禾
边明明
机构
北京理工大学雷达技术研究所
出处
《信号处理》
CSCD
北大核心
2011年第11期1729-1733,共5页
文摘
提出了一种基于FPGA的连通域标记电路设计方案。该方案不仅满足了实时、高精度等要求,还特别增加了虚警剔除的功能。该硬件设计方案采用单次逐像素扫描法,该法通过对图像进行一次逐像素扫描,将标记与参数并行处理,最后根据统计出来的连通域及参数信息实现虚警剔除。相比较其它的硬件实现方案,该设计方案具有显著优势,通过优化标记与参数处理,该方案更适合硬件的并行处理特性;去除了第二次逐像素扫描,使得处理时间变短,资源占用率变小。仿真结果表明:若图像大小为M×N,临时标记区域上限为L,则标记完一幅图像总时钟周期为(M×N×2+L×4).该方案已在单片Virtex-Ⅱ系列FPGA中实现,并作为关键电路应用于舰船图像检测系统中。
关键词
连通域标记
FPGA
单次逐像素扫描法
虚警剔除
Keywords
connected component labeling
FPGA
a pixel-by-pixel single scanning
false alarm removing
分类号
TP391 [自动化与计算机技术—计算机应用技术]
在线阅读
下载PDF
职称材料
题名
一种新的连通域标记算法
被引量:
16
2
作者
谢宜壮
谭许彬
陈禾
机构
北京理工大学雷达技术研究所
出处
《北京理工大学学报》
EI
CAS
CSCD
北大核心
2012年第12期1273-1278,共6页
文摘
提出一种新的连通域标记算法.与其它适合硬件实现的算法相比,增加了虚警剔除部分,并将一维数组和游程码的结构结合成二维数组的形式进行操作,使新算法在速度、资源占用率、性能上更有优势.算法的Matlab和现场可编程门阵列(FPGA)仿真结果表明,新算法可以完备记录标记和参数信息;应用于要求快速得到准确参数信息的工程时,相比较其他算法,时间减少约50%,且控制逻辑的复杂性减小.
关键词
连通域标记
现场可编程门阵列(FPGA)
二维数组
虚警剔除
Keywords
connected components labeling
field-programmable gate array (FPGA)
two- dimensional array
false alarm removing
分类号
TN957.51 [电子电信—信号与信息处理]
在线阅读
下载PDF
职称材料
题名
作者
出处
发文年
被引量
操作
1
基于FPGA的连通域标记设计与实现
谭许彬
谢宜壮
陈禾
边明明
《信号处理》
CSCD
北大核心
2011
8
在线阅读
下载PDF
职称材料
2
一种新的连通域标记算法
谢宜壮
谭许彬
陈禾
《北京理工大学学报》
EI
CAS
CSCD
北大核心
2012
16
在线阅读
下载PDF
职称材料
已选择
0
条
导出题录
引用分析
参考文献
引证文献
统计分析
检索结果
已选文献
上一页
1
下一页
到第
页
确定
用户登录
登录
IP登录
使用帮助
返回顶部