-
题名高速5端口寄存器文件的设计与实现
- 1
-
-
作者
谭全林
陈迅
邢座程
李少青
-
机构
国防科技大学计算机学院
-
出处
《微电子学与计算机》
CSCD
北大核心
2009年第1期42-44,47,共4页
-
文摘
为了加快处理器对数据的存取速度,采用0.13μm、8层(Al)金属布线N阱COMS工艺设计实现了一款290ps读访问延迟、16字11位、4读1写的特殊寄存器文件.它应用在流处理器中,读操作是用差分灵敏放大器实现,和写操作共用一个时钟周期,当读写地址一致时,数据从旁路输出.本寄存器文件在频率为1GHz,1.2V,50℃的典型情况下经过多个周期的测试都可以准确地工作,平均功耗为14.75mW,达到了高速低功耗的设计目标.
-
关键词
寄存器文件
灵敏放大器
多端口
旁路输出
-
Keywords
register file
sensing amplifier
multi-port
output bypass
-
分类号
TN4
[电子电信—微电子学与固体电子学]
-
-
题名64位整数加法器的设计与实现
- 2
-
-
作者
谭全林
邢座程
李少青
陈延仓
-
机构
国防科技大学计算机学院
-
出处
《微电子学与计算机》
CSCD
北大核心
2009年第2期32-35,共4页
-
文摘
为了提高算术逻辑部件的性能,采用多米诺逻辑和偏斜逻辑门的电路结构,结合并行前缀加法器的优点,设计实现了一款64位高性能整数加法器.根据需要,设计了一种符号扩展电路,使之能够处理带符号操作数的加减法,符号扩展结果可以进行溢出判断.模拟结果表明:在0.13μmCMOS的工艺条件下,关键路径的延时为630ps功耗为21.6mW,达到了高速低功耗的设计目标.
-
关键词
并行前缀加法器
多米诺逻辑
偏斜逻辑
功耗延时积
-
Keywords
parallel-prefix adder
domino logic
asymmetry logic
power-delay product
-
分类号
TN791
[电子电信—电路与系统]
-