期刊文献+
共找到4篇文章
< 1 >
每页显示 20 50 100
支持十位寻址和高速模式的I^2C控制器设计 被引量:2
1
作者 艾刁 吴龙胜 +2 位作者 盛廷义 陈庆宇 张佳 《微电子学与计算机》 CSCD 北大核心 2014年第3期94-97,共4页
设计了带AHB接口,支持十位寻址和高速模式(3.4 Mb/s)的I2 C控制器,不仅提高了数据的传输速度,还增加了可用从机的地址数量.经过功能仿真及验证,证明了设计的控制器可以正确地实现主机接收、主机发送、从机接收和从机发送等功能.
关键词 I^2C控制器 十位寻址 高速模式
在线阅读 下载PDF
一种用刷新技术实现SRAM抗SEU错误累积的方法
2
作者 陈庆宇 吴龙胜 +1 位作者 郝奎 艾刁 《微电子学与计算机》 CSCD 北大核心 2014年第7期113-117,共5页
为了防止空间应用SRAM出现SEU错误累积,提出了一种优化的读→校验→回写刷新机制.该机制实时监测处理器状态,当处理器对外部主存进行读操作时,由存储器控制器自主地(即不需处理器干预)对读操作的存储单元进行刷新操作;当处理器进行访问... 为了防止空间应用SRAM出现SEU错误累积,提出了一种优化的读→校验→回写刷新机制.该机制实时监测处理器状态,当处理器对外部主存进行读操作时,由存储器控制器自主地(即不需处理器干预)对读操作的存储单元进行刷新操作;当处理器进行访问外部主存以外的其他操作时,由存储器控制器自主的对所有的存储单元进行遍历式刷新操作,该机制可以避免长时间未被读的存储单元发生SEU错误的累积,保证SRAM单元中发生错误的比特位数小于校验码的纠检错能力.最后,通过向SRAM随机注错的方法对本机制的存储器控制器进行验证,结果表明存储器控制器满足设计要求. 展开更多
关键词 空间应用 SRAM 存储器控制器 刷新 单粒子翻转
在线阅读 下载PDF
一种80位扩展双精度浮点三角函数运算单元的设计 被引量:2
3
作者 张佳 唐威 +2 位作者 盛廷义 赵文琦 艾刁 《微电子学与计算机》 CSCD 北大核心 2014年第4期23-26,共4页
三角函数求值这一运算计算过程复杂,硬件较难实现.针对这一问题,通过改进CORDIC算法,实现了兼容SPARC处理器和INTEL处理器浮点标准的80位高精度浮点三角函数的计算.在算法设计中,将函数的计算范围扩展至-π^+π,并且实现了迭代次数的可... 三角函数求值这一运算计算过程复杂,硬件较难实现.针对这一问题,通过改进CORDIC算法,实现了兼容SPARC处理器和INTEL处理器浮点标准的80位高精度浮点三角函数的计算.在算法设计中,将函数的计算范围扩展至-π^+π,并且实现了迭代次数的可配置.最后验证了算法的正确性与完整性,分析了运算过程中迭代次数与精度的关系.结果表明,运算的精度提高到10-14. 展开更多
关键词 CORDIC算法 高精度 三角函数 浮点
在线阅读 下载PDF
一种支持全双工数据传输的多通道DMA控制器设计 被引量:2
4
作者 石文侠 吴龙胜 +2 位作者 盛廷义 艾刁 陈庆宇 《微电子学与计算机》 CSCD 北大核心 2015年第2期76-79,83,共5页
针对DMA数据传输中读写操作互斥及互锁问题,本文提出了一种基于AHB总线的流水化DMA控制器设计方案.通过内嵌两个AHB主机和数据缓冲区,实现了数据读写操作并行;通过多通道设计,避免了读写访问不能同时结束时的额外传输等待时间,使读写操... 针对DMA数据传输中读写操作互斥及互锁问题,本文提出了一种基于AHB总线的流水化DMA控制器设计方案.通过内嵌两个AHB主机和数据缓冲区,实现了数据读写操作并行;通过多通道设计,避免了读写访问不能同时结束时的额外传输等待时间,使读写操作更独立.该设计与现有的DMA控制器相比,缩短了数据传输延迟,提高了数据传输效率,实现了全双工流水传输. 展开更多
关键词 全双工 多通道 DMA控制器 流水化 并行
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部