期刊文献+
共找到6篇文章
< 1 >
每页显示 20 50 100
基于单片FPGA的可扩展DVI发送器 被引量:4
1
作者 吴晓铁 俞军 程君侠 《半导体技术》 CAS CSCD 北大核心 2007年第12期1060-1064,共5页
介绍了当前主流的DVI数字视频协议,特别分析了TMDS的链路结构、信号特性和编码算法。针对目前DVI设计中的不足,给出了一个符合DVI1.0规范的基于单片FPGA的可扩展视频发送器的实现方法,具备某些传统方案无法完成的特性。它充分利用FPGA... 介绍了当前主流的DVI数字视频协议,特别分析了TMDS的链路结构、信号特性和编码算法。针对目前DVI设计中的不足,给出了一个符合DVI1.0规范的基于单片FPGA的可扩展视频发送器的实现方法,具备某些传统方案无法完成的特性。它充分利用FPGA领域的最新技术,给出了一种基于Xilinx SPARTAN-3A DDR I/O的输出并串转换技术实现方法,克服了FPGA的最高时钟频率限制,极大地提高了运算速度和减少了对系统硬件的需求。 展开更多
关键词 数字视频接口 双倍数据速率 最小变换差分信号 高清晰度多媒体接口
在线阅读 下载PDF
一种高性能32位移位寄存器单元的设计 被引量:2
2
作者 李强 杨雪飞 +1 位作者 杨青松 程君侠 《半导体技术》 CAS CSCD 北大核心 2003年第7期23-26,共4页
介绍了一种用于32位微处理器中执行单元的双总线(64位输入32位输出)移位寄存器单元的设计。讨论了矩阵移位器和树状移位器结构,提出了基于两者结合的Matrix-Tree 结构并给出了其硬件电路的实现。为了能实现X86指令集全部移位类指令,采... 介绍了一种用于32位微处理器中执行单元的双总线(64位输入32位输出)移位寄存器单元的设计。讨论了矩阵移位器和树状移位器结构,提出了基于两者结合的Matrix-Tree 结构并给出了其硬件电路的实现。为了能实现X86指令集全部移位类指令,采用了指令预处理的技术,节省了指令周期,提高了CPU的效率。 展开更多
关键词 移位寄存器 32位微处理器 矩阵移位器 树状移位器 Matrix-Tree结构 CPU
在线阅读 下载PDF
多媒体SOC芯片的低功耗设计 被引量:2
3
作者 马庆容 程君侠 沈磊 《半导体技术》 CAS CSCD 北大核心 2007年第9期796-799,共4页
从集成电路功耗原理出发,分析了CMOS电路功耗的来源,从集成电路设计的系统级、算法级、架构级、电路/门级以及工艺/器件级五个抽象层次出发,整理、总结了当前主要的低功耗设计方法,并在实际的移动多媒体处理应用SOC芯片设计中,平衡产品... 从集成电路功耗原理出发,分析了CMOS电路功耗的来源,从集成电路设计的系统级、算法级、架构级、电路/门级以及工艺/器件级五个抽象层次出发,整理、总结了当前主要的低功耗设计方法,并在实际的移动多媒体处理应用SOC芯片设计中,平衡产品成本、设计复杂度、设计环境等多种因素,确定并应用了适合设计对象的低功耗设计方法的组合。通过对于样片功耗的测试分析,低功耗设计方法(组合)取得了预期的效果,实现了较低的动态功耗与很低的静态功耗。 展开更多
关键词 低功耗 芯片上系统 设计方法
在线阅读 下载PDF
改进型抗单粒子效应D触发器 被引量:4
4
作者 赵金薇 沈鸣杰 程君侠 《半导体技术》 CAS CSCD 北大核心 2007年第1期26-28,32,共4页
在对抗单粒子效应技术研究的基础上,构造了一种改进型的抗单粒子翻转和单粒子瞬变的主从型边沿D触发器。该D触发器在不影响设计流程的情况下能使得整个芯片都具有抗单粒子效应,并有效改善了以往由于引入抗辐射设计而导致芯片面积大幅度... 在对抗单粒子效应技术研究的基础上,构造了一种改进型的抗单粒子翻转和单粒子瞬变的主从型边沿D触发器。该D触发器在不影响设计流程的情况下能使得整个芯片都具有抗单粒子效应,并有效改善了以往由于引入抗辐射设计而导致芯片面积大幅度提高的问题。 展开更多
关键词 抗辐射加固 单粒子效应 单粒子翻转 单粒子瞬变 D触发器
在线阅读 下载PDF
一种高性能Folded-Cascode运算放大器的设计 被引量:4
5
作者 杨胜君 程君侠 《半导体技术》 CAS CSCD 北大核心 2002年第6期33-37,41,共6页
介绍了一种高性能Folded-Cascode运放的电路结构,它具有先进的偏置电源结构以调节输出动态幅度、动态开关电容反馈电路用于控制运放输出端的稳定性、合理地关断电路以降低电路非工作时的功耗等特点。运用HSPICE对电路进行了模拟,并给出... 介绍了一种高性能Folded-Cascode运放的电路结构,它具有先进的偏置电源结构以调节输出动态幅度、动态开关电容反馈电路用于控制运放输出端的稳定性、合理地关断电路以降低电路非工作时的功耗等特点。运用HSPICE对电路进行了模拟,并给出了结果。 展开更多
关键词 运算放大器 folded-cascode电路 模拟集成电路设计
在线阅读 下载PDF
一种用于浮点乘法的边界筛选伪随机测试方法
6
作者 周汇 俞军 +1 位作者 程君侠 华霞 《计算机工程》 CAS CSCD 北大核心 2008年第8期273-274,280,共3页
复杂测试空间中难以命中的冷僻细节,导致在IEEE浮点算法测试过程中难以验证单条浮点运算的正确性。该文针对传统直接随机测试方法的缺点,提出一种边界筛选生成案例的测试方法。该方法对待测算法边界条件建模,求解边界条件,利用解来构造... 复杂测试空间中难以命中的冷僻细节,导致在IEEE浮点算法测试过程中难以验证单条浮点运算的正确性。该文针对传统直接随机测试方法的缺点,提出一种边界筛选生成案例的测试方法。该方法对待测算法边界条件建模,求解边界条件,利用解来构造筛选操作数的标准,并通过筛选操作数实现测试。实验证明该方法比直接随机测试方法更可靠。 展开更多
关键词 浮点运算 随机测试 修正模式 IEEE754标准 边界筛选
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部