期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
高性能众核处理器申威26010 被引量:13
1
作者 胡向东 柯希明 +4 位作者 尹飞 张新 马永飞 颜世云 马超 《计算机研究与发展》 EI CSCD 北大核心 2021年第6期1155-1165,共11页
申威26010高性能众核处理器在多核处理器申威1600基础上,采用片上系统(system on chip,SoC)技术,在单芯片内集成4个运算控制核心和256个运算核心,采用自主设计的64位申威RISC(reduced instruction set computer)指令系统,支持256位SIMD(... 申威26010高性能众核处理器在多核处理器申威1600基础上,采用片上系统(system on chip,SoC)技术,在单芯片内集成4个运算控制核心和256个运算核心,采用自主设计的64位申威RISC(reduced instruction set computer)指令系统,支持256位SIMD(single instruction multiple data)整数和浮点向量加速运算,单芯片双精度浮点峰值性能达3.168TFLOPS.申威26010处理器基于28nm工艺流片,芯片die面积超过500mm\+2,芯片260个核心稳定运行频率达1.5GHz.申威26010处理器从结构级、微结构级到电路级,综合采用多种低功耗设计技术,峰值能效比达10.559GFLOPS/W.芯片运行频率和能效比均超过同时期国际同类型处理器.申威26010通过在高频率设计、稳定可靠性设计和成品率设计等方面的技术创新,有效解决了芯片在实现高性能目标中所遇到的高频率目标、功耗墙、稳定可靠性和成品率等难题,成功大规模应用于国产10万万亿次超级计算机系统“神威·太湖之光”,有效满足了科学与工程应用的计算需求. 展开更多
关键词 申威指令集 运算控制核心 运算核心 低功耗设计 能效比
在线阅读 下载PDF
基于预布去耦电容的片上电源噪声抑制策略 被引量:1
2
作者 高成振 马永飞 +1 位作者 孙战先 柯希明 《计算机工程》 CAS CSCD 北大核心 2018年第11期56-61,共6页
去耦电容是抑制电源噪声的有效方法,为平衡去耦电容插入量与去耦电容泄漏功耗,提出一种新的预布去耦电容策略,以抑制电源噪声。在芯片物理设计的布局布线阶段之前,预先均匀地插入一定数量的去耦电容,以优化去耦电容布局并改善电源噪声... 去耦电容是抑制电源噪声的有效方法,为平衡去耦电容插入量与去耦电容泄漏功耗,提出一种新的预布去耦电容策略,以抑制电源噪声。在芯片物理设计的布局布线阶段之前,预先均匀地插入一定数量的去耦电容,以优化去耦电容布局并改善电源噪声。实验结果表明,采用该策略后,仅增加1%的去耦电容插入量,能够减小7. 2%的瞬态电压降,且当预布的去耦电容面积占芯片总面积的4%~6%时,能够取得较好的噪声抑制效果。 展开更多
关键词 去耦电容 电源完整性 电源噪声 片上 预布
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部