期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
基于FPGA的模板滤波IP核的设计与实现 被引量:1
1
作者 李东 敖晟 +1 位作者 田劲东 田勇 《深圳大学学报(理工版)》 EI CAS CSCD 北大核心 2018年第6期622-628,共7页
在数字图像处理过程中,二维模板卷积是一种重要的操作.提出一种基于现场可编程门阵列(field programmable gate array,FPGA)的可变模板滤波IP (intellectual property)核的设计方法,通过参数化的循环例化移位寄存器构建可灵活调整窗口... 在数字图像处理过程中,二维模板卷积是一种重要的操作.提出一种基于现场可编程门阵列(field programmable gate array,FPGA)的可变模板滤波IP (intellectual property)核的设计方法,通过参数化的循环例化移位寄存器构建可灵活调整窗口大小的缓存结构,采用只读寄存器(read-only memory,ROM)载入模板滤波系数,并利用加法树模块实现快速累加.相比传统组合扩展方法,本设计充分节约了硬件资源,简化了电路设计,提供了便捷的调用接口,只需修改参数便可灵活调整卷积结构,适用于任意窗口大小、任意模板系数、任意图像大小和数据位宽的卷积运算,具有良好的通用性和可维护性. 展开更多
关键词 图像处理 卷积运算 现场可编程门阵列 模板滤波 IP核 卷积结构
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部