期刊文献+
共找到15篇文章
< 1 >
每页显示 20 50 100
图像匹配最大互相关算法的专用ASIC硬件实现方法研究 被引量:7
1
作者 张遂南 黄士坦 《电子技术应用》 北大核心 2001年第7期69-71,共3页
探讨一种专用ASIC硬件实现方法,这种方法将DSP的灵活性与ASIC的高效性相结合,构造了单DSP+多ASIC的嵌入式计算机,对图像匹配获得了满意的效果。并由此提出了更高性能的硬件实现结构。
关键词 图像匹配 最大互相关算法 专用集成电路
在线阅读 下载PDF
TMS320C6201/6701 DSP处理器与FLASH存储器的接口设计 被引量:2
2
作者 张遂南 黄士坦 《电子技术应用》 北大核心 2003年第9期71-74,共4页
高性能DSP处理器与FLASH存储器的接口设计是开发基于TMS320C6000系列DSP的嵌入式实时系统的一项重要技术。以基于三个TMS320C6201/6701DSP芯片开发成功的嵌入式并行图像处理实时系统为例,介绍了高性能DSP处理器与FLASH存储器的接口设计... 高性能DSP处理器与FLASH存储器的接口设计是开发基于TMS320C6000系列DSP的嵌入式实时系统的一项重要技术。以基于三个TMS320C6201/6701DSP芯片开发成功的嵌入式并行图像处理实时系统为例,介绍了高性能DSP处理器与FLASH存储器的接口设计技术以及引导程序的生成。 展开更多
关键词 DSP TMS320C6201 TMS320C6701 FLASH存储器 接口设计 数字信号处理 引导程序
在线阅读 下载PDF
嵌入式并行图象匹配计算机
3
作者 张遂南 黄士坦 《微电子学与计算机》 CSCD 北大核心 2002年第5期46-48,共3页
图象匹配在许多科技领域中具有非常重要的作用,尽可能地提高图象匹配的实时性一直是工程技术人员研究的重点课题,因此,我们开发了双TMS320C6201并行图象匹配计算机。
关键词 图象匹配 并行计算机 TMS320C6201 图像识别
在线阅读 下载PDF
高速USB IP核的设计与开发 被引量:6
4
作者 付华杰 刘丽君 张遂南 《微电子学与计算机》 CSCD 北大核心 2008年第7期127-129,共3页
嵌入式系统向小型化和低功耗的方向发展要求减小板级设计的面积提高速率.基于以上设计的要求对USB系统进行模块划分并利用Verilog语言设计出高速USB接口IP核.经过仿真验证,该IP核满足USB2.0的传输要求.
关键词 USB 通信接口 IP核 FPGA
在线阅读 下载PDF
基于FPGA的三线制同步串行通信控制器设计 被引量:6
5
作者 冯春阳 张遂南 王玮 《电子技术应用》 北大核心 2009年第9期54-56,共3页
为了简化应用系统中的三线制同步串行通信扩展接口,减小系统体积,降低系统功耗,通过研究三线制同步串行通信的原理,利用FPGA,结合硬件描述语言VHDL,设计了三线制同步串行通信控制器功能框架结构,介绍了各组成模块的功能及工作过程,并对... 为了简化应用系统中的三线制同步串行通信扩展接口,减小系统体积,降低系统功耗,通过研究三线制同步串行通信的原理,利用FPGA,结合硬件描述语言VHDL,设计了三线制同步串行通信控制器功能框架结构,介绍了各组成模块的功能及工作过程,并对该控制器IP核的接口信号进行了详细描述与定义,最后在Xilinx ISE和ModelSim SE平台下对该控制器IP核进行了综合和功能仿真。 展开更多
关键词 三线制同步串行通信 FPGA VHDL IP核
在线阅读 下载PDF
嵌入式高速USB设备接口结构设计 被引量:4
6
作者 付华杰 陈艳宁 张遂南 《现代电子技术》 2008年第4期150-152,共3页
高速度、高可靠性、低功耗的串行系统总线是航天通信领域进一步发展必须解决的一个关键问题。简要地介绍了USB 2.0通信协议的基本原理、系统结构和数据传输,并以此为基础给出具有高可靠性的USB通信系统框架结构。并在此基础上提出具体... 高速度、高可靠性、低功耗的串行系统总线是航天通信领域进一步发展必须解决的一个关键问题。简要地介绍了USB 2.0通信协议的基本原理、系统结构和数据传输,并以此为基础给出具有高可靠性的USB通信系统框架结构。并在此基础上提出具体的方案,经试验此USB设备接口可满足通信的性能要求。 展开更多
关键词 USB2.0 系统结构 PID 通信接口
在线阅读 下载PDF
基于HPI的神经网络图像匹配多处理机系统 被引量:1
7
作者 石争浩 冯亚宁 +1 位作者 张遂南 黄士坦 《北京航空航天大学学报》 EI CAS CSCD 北大核心 2004年第11期1129-1132,共4页
针对嵌入式图像匹配计算特点 ,采用TMS32 0C6X系列处理器作为并行神经处理单元 ,设计了一种基于TMS32 0C6X系列处理器HPI(Host Port Interface)互连的神经网络图像匹配多处理机系统 ,在这种并行计算系统中 ,包括一个主控计算单元和三个... 针对嵌入式图像匹配计算特点 ,采用TMS32 0C6X系列处理器作为并行神经处理单元 ,设计了一种基于TMS32 0C6X系列处理器HPI(Host Port Interface)互连的神经网络图像匹配多处理机系统 ,在这种并行计算系统中 ,包括一个主控计算单元和三个并行神经计算单元 ,主控计算单元通过HPI接口与各个神经匹配处理单元直接连接 ,通过HPI接口 ,主控计算单元可以直接访问各个神经元的片上和片外存储器 ,实现实时图像数据的直接转发和神经元中间运算结果的读取 .理论分析表明 ,该设计可有效优化神经计算结构 ,提高图像匹配的实时性 . 展开更多
关键词 图像匹配 神经网络 多处理机 HPI(Host-Port-Interface)
在线阅读 下载PDF
基于FPGA的USB设备控制器设计 被引量:2
8
作者 付华杰 刘丽君 +1 位作者 张遂南 陈艳宁 《现代电子技术》 2008年第24期49-51,共3页
嵌入式系统向小型化和低功耗的方向发展要求减小板级设计的面积提高速率。基于嵌入式系统日益增长的规模和性能以及高速USB协议的要求,对USB设备控制器的系统进行相关模块的划分并利用Verilog硬件描述语言设计出高速USB接口IP核。经过... 嵌入式系统向小型化和低功耗的方向发展要求减小板级设计的面积提高速率。基于嵌入式系统日益增长的规模和性能以及高速USB协议的要求,对USB设备控制器的系统进行相关模块的划分并利用Verilog硬件描述语言设计出高速USB接口IP核。经过仿真验证,该IP核符合高速USB协议的要求,满足系统对USB接口数据的传输需求。 展开更多
关键词 通用串行总线 通信接口 IP核 可编程逻辑阵列
在线阅读 下载PDF
三线制同步串行通信控制器接口设计 被引量:2
9
作者 冯春阳 张遂南 《现代电子技术》 2009年第19期80-82,共3页
为解决没有三线制同步串口的微处理器与外围串行设备通信困难的问题,通过研究三线制同步串行通信的机理,首先构建基于传统设计所实现的硬件电路接口,然后利用可编程逻辑器件PLD,设计基于CPLD/FPGA的三线制同步串行通信控制器通用接口。... 为解决没有三线制同步串口的微处理器与外围串行设备通信困难的问题,通过研究三线制同步串行通信的机理,首先构建基于传统设计所实现的硬件电路接口,然后利用可编程逻辑器件PLD,设计基于CPLD/FPGA的三线制同步串行通信控制器通用接口。通过对各功能模块的详细介绍,实现硬件电路的小型化和灵活移植性,减小了整个系统的体积和功耗。经实际项目使用,结果表明基于该接口结构实现了微处理器与外围串行设备间的三线制同步串行通信的功能。 展开更多
关键词 三线制 同步串行通信 接口 PLD CPLD/FPGA
在线阅读 下载PDF
基于CPCI的1553B总线通信模块的设计与实现 被引量:5
10
作者 翟雯艳 张遂南 《现代电子技术》 2008年第10期82-84,共3页
提出一种基于CPCI总线的1553B通信功能模块的硬件设计实现方法,其中控制逻辑在FPGA中编程实现。首先介绍CPCI总线、1553B总线。接着描述硬件系统设计实现方法及本设计中所采用的CPCI协议接口芯片PCI9030,1553B协议接口芯片BU-61580等芯... 提出一种基于CPCI总线的1553B通信功能模块的硬件设计实现方法,其中控制逻辑在FPGA中编程实现。首先介绍CPCI总线、1553B总线。接着描述硬件系统设计实现方法及本设计中所采用的CPCI协议接口芯片PCI9030,1553B协议接口芯片BU-61580等芯片的接口信号及控制寄存器。最后,给出PCI9030,XC3S400和BU-61580接口芯片实现接口的硬件原理图。 展开更多
关键词 CPCI 1553B PCI9030 XC3S400 BU-61580
在线阅读 下载PDF
PCI总线数据模拟器设计 被引量:2
11
作者 罗中伟 张遂南 徐嘉良 《现代电子技术》 2012年第20期67-70,共4页
为了满足PCI总线在实际应用中实时性和可靠性的要求,在对PCI总线协议的研究基础上,提出并设计一种基于PCI协议,由FPGA负责控制的总线模拟器的方案。该方案在硬件上以PCI总线控制器和可编程逻辑器件(FPGA)为基础,结合EDA技术和硬件描述语... 为了满足PCI总线在实际应用中实时性和可靠性的要求,在对PCI总线协议的研究基础上,提出并设计一种基于PCI协议,由FPGA负责控制的总线模拟器的方案。该方案在硬件上以PCI总线控制器和可编程逻辑器件(FPGA)为基础,结合EDA技术和硬件描述语言(VHDL)实现了一款适用于某军用计算机的总线数据模拟器。通过在ISE 10.1平台下对程序进行编译和综合,并在ISE simulator环境下进行了验证,证实了该方案的可行性。在某项目中的应用中,证明该方案能够满足实际通信的要求。 展开更多
关键词 PCI总线 VHDL FPGA PLX9030
在线阅读 下载PDF
ADSP TS201链路口通信的FPGA实现 被引量:3
12
作者 魏云斐 张遂南 《现代电子技术》 2009年第3期167-170,174,共5页
AD公司的TS201 DSP系列可通过其特有的链路口实现高速通信,为使不具备此接口的设备也能与TS201进行链路通讯,采用FPGA实现数据在链路口与其他并行接口之间的传输,即128位并行模式和4位通信模式之间的转换。设计选用Xilinx公司的Virtex4... AD公司的TS201 DSP系列可通过其特有的链路口实现高速通信,为使不具备此接口的设备也能与TS201进行链路通讯,采用FPGA实现数据在链路口与其他并行接口之间的传输,即128位并行模式和4位通信模式之间的转换。设计选用Xilinx公司的Virtex4系列的FPGA,它具有低功耗差分(LVDS)模式,双倍数据速率(DDR)寄存器以及嵌入式先进先出(FIFO)存储器等功能,更适合于此设计。在ISE和Modelsim等辅助工具的帮助下,使用VHDL语言编程,分析和优化整个设计,最终完成设计。可实现接收链路时钟频率为500 MHz,发送链路时钟频率为400 MHz。 展开更多
关键词 链路口 低功耗差分 双倍数据速率 FPGA VHDL
在线阅读 下载PDF
多通道实时CAN总线模拟器设计 被引量:1
13
作者 王会敏 张遂南 《现代电子技术》 2009年第22期173-175,191,共4页
为了满足CAN总线在实际通信应用中高实时性和高可靠性的要求,通过对CAN总线通信协议的研究,提出并设计一种由单片机负责控制的多通道实时CAN总线模拟器的设计方案。该方案在硬件设计上以可编程逻辑技术为基础,采用复杂可编程逻辑器件(CP... 为了满足CAN总线在实际通信应用中高实时性和高可靠性的要求,通过对CAN总线通信协议的研究,提出并设计一种由单片机负责控制的多通道实时CAN总线模拟器的设计方案。该方案在硬件设计上以可编程逻辑技术为基础,采用复杂可编程逻辑器件(CPLD),结合硬件描述语言VHDL,实现了单片机与CAN控制器之间逻辑控制单元的设计。通过在Xilinx ISE平台下对该程序进行编译和综合,在Modelsim环境下进行仿真测试,证实了该方案的可行性。通过实际工程的验证和使用结果表明,该设计方案满足实际通信的要求。着重阐述整个系统的设计过程,并给出了关键技术的设计思路与重要部分代码。 展开更多
关键词 CAN 实时性 单片机 CPLD XilinxISE
在线阅读 下载PDF
基于CPLD的异步串行通讯控制器的研究与设计
14
作者 李洪威 张遂南 《现代电子技术》 2008年第21期166-168,173,共4页
为了解决没有异步串口的处理器与外围串行设备通信困难的缺点,通过研究异步串行通信协议的原理,设计了一个基本的异步串行通信的功能框架,并利用复杂可编程逻辑器件CPLD,结合硬件描述语言VHDL,实现了异步串行通讯控制器的设计。通过在IS... 为了解决没有异步串口的处理器与外围串行设备通信困难的缺点,通过研究异步串行通信协议的原理,设计了一个基本的异步串行通信的功能框架,并利用复杂可编程逻辑器件CPLD,结合硬件描述语言VHDL,实现了异步串行通讯控制器的设计。通过在ISE平台下,对控制器程序的时序仿真,并进行实际测量,结果表明该设计方案实现了微处理器与外围串行设备之间的异步串行通信的功能。 展开更多
关键词 异步串行通信 CPLD 通信控制器 时序仿真
在线阅读 下载PDF
AD10242型双通道高速ADC及其应用
15
作者 景艳 张遂南 黄士坦 《国外电子元器件》 2005年第8期69-71,共3页
关键词 模/数转换器 ADC AD10242型 美国ADI公司
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部