期刊文献+
共找到4篇文章
< 1 >
每页显示 20 50 100
基于FPGA的千兆以太网接口应用研究与实现 被引量:24
1
作者 吴长瑞 徐建清 蒋景红 《现代电子技术》 北大核心 2018年第9期1-5,共5页
为解决嵌入式领域中数据量大、速度高、实时性强等传输问题,提出FPGA和PHY芯片相结合的设计方案,用于实现UDP/IP协议。通过深入研究TCP/IP协议栈体系结构和工作原理,按照以太网的帧格式封包和解包,在FPGA中实现UDP/IP数据的正确发送和... 为解决嵌入式领域中数据量大、速度高、实时性强等传输问题,提出FPGA和PHY芯片相结合的设计方案,用于实现UDP/IP协议。通过深入研究TCP/IP协议栈体系结构和工作原理,按照以太网的帧格式封包和解包,在FPGA中实现UDP/IP数据的正确发送和接收。在自主研发的硬件平台上验证了该方案的正确性和可靠性。由于使用FPGA实现UDP/IP协议,系统具有移植性高和易于集成等优点。 展开更多
关键词 UDP/IP 协议栈 千兆以太网 现场可编程门阵列 帧格式 系统集成
在线阅读 下载PDF
基于Kintex-7 FPGA的DDR3 SDRAM接口应用研究 被引量:13
2
作者 吴长瑞 徐建清 蒋景红 《现代电子技术》 北大核心 2017年第24期21-24,27,共5页
针对FPGA中使用DDR3进行大容量数据的缓存应用背景,采用模块化设计方法,提出基于Xilinx Kintex-7 FPGA的DDR3 SDRAM FIFO接口设计方案。在分析DDR3用户接口特点和用户接口时序的基础上,对不同读/写模式进行效率测试。借鉴标准FIFO的设... 针对FPGA中使用DDR3进行大容量数据的缓存应用背景,采用模块化设计方法,提出基于Xilinx Kintex-7 FPGA的DDR3 SDRAM FIFO接口设计方案。在分析DDR3用户接口特点和用户接口时序的基础上,对不同读/写模式进行效率测试。借鉴标准FIFO的设计思想,结合DDR3 SDRAM控制器的特点,设计遍历状态机对该FIFO接口进行读/写测试。最后,原型机平台验证了该接口不仅具有标准FIFO简单易用的功能,而且具有存储空间大等优势。 展开更多
关键词 DDR3 SDRAM FIFO FPGA 遍历状态机
在线阅读 下载PDF
三维成像声纳数据采集系统设计 被引量:7
3
作者 于涤非 黄海宁 +1 位作者 张春华 吴长瑞 《现代电子技术》 北大核心 2018年第3期41-45,49,共6页
为使三维成像声纳数据采集系统的设计达到周期短、可靠性高、满足性能指标要求的目标,提出一种改进的设计方法。该方法通过分析声纳设计指标及工作时的信号、噪声过程,提出采集系统的三个主要设计参数:TVG动态范围、最高增益及最高等效... 为使三维成像声纳数据采集系统的设计达到周期短、可靠性高、满足性能指标要求的目标,提出一种改进的设计方法。该方法通过分析声纳设计指标及工作时的信号、噪声过程,提出采集系统的三个主要设计参数:TVG动态范围、最高增益及最高等效输入噪声所满足的约束方程。通过求解约束方程,获得采集系统设计参数需要满足的最低要求,以此为指导设计的数据采集系统满足声呐设计要求。通过原型设计的多次湖试实验验证了该设计方法切实有效。 展开更多
关键词 水声学 三维成像声纳 数据采集系统 TVG动态范围 最高增益 最高等效输入噪声 模拟通道
在线阅读 下载PDF
三维成像声呐分区域FFT波束形成算法设计
4
作者 于涤非 黄海宁 +1 位作者 张春华 吴长瑞 《电子与信息学报》 EI CSCD 北大核心 2017年第9期2175-2181,共7页
为解决传统均匀FFT波束形成算法引起的3维声呐成像分辨率降低的问题,该文提出分区域FFT波束形成算法。远场条件下,以保证成像分辨率为约束条件,以划分数量最少为目标,采用遗传算法作为优化手段将成像区域划分为多个区域。在每个区域内... 为解决传统均匀FFT波束形成算法引起的3维声呐成像分辨率降低的问题,该文提出分区域FFT波束形成算法。远场条件下,以保证成像分辨率为约束条件,以划分数量最少为目标,采用遗传算法作为优化手段将成像区域划分为多个区域。在每个区域内选取一个波束方向,获得每一个接收阵元收到该方向回波时的解调输出,以此为原始数据在该区域内进行传统均匀FFT波束形成。对FFT计算过程进行优化,降低新算法的计算量,使其满足3维成像声呐实时性的要求。仿真与实验结果表明,采用分区域FFT波束形成算法的成像分辨率较传统均匀FFT波束形成算法有显著提高,且满足实时性要求。 展开更多
关键词 水声学 3维成像声呐 波束形成 成像分辨率 FFT
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部