期刊文献+
共找到1篇文章
< 1 >
每页显示 20 50 100
基于时钟消抖电路的高精度全局时钟同步设计 被引量:1
1
作者 高林林 宋克柱 +1 位作者 杨俊峰 吕文贵 《核电子学与探测技术》 CAS 北大核心 2016年第6期574-577,共4页
基于串行/解串器技术的核电子学时钟同步系统的抖动会逐级累积,为此设计了基于锁相环的时钟抖动消除电路。通过选择合适的环路滤波器带宽,可以将时钟抖动降低到9 ps左右。建立了附加抖动模型以估计时钟分发的最大级数。测试表明,时钟抖... 基于串行/解串器技术的核电子学时钟同步系统的抖动会逐级累积,为此设计了基于锁相环的时钟抖动消除电路。通过选择合适的环路滤波器带宽,可以将时钟抖动降低到9 ps左右。建立了附加抖动模型以估计时钟分发的最大级数。测试表明,时钟抖动消除电路能够保证全局时钟顺利分发下去,可以在实际工程设计中借鉴使用。 展开更多
关键词 时钟同步 串行/解串器 抖动消除 锁相环 环路带宽 CDCE62002
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部