期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
倒装焊结构对太赫兹对数周期天线的影响(英文)
1
作者 郝海东 史君宇 +3 位作者 成立峰 赵修臣 王兵 吕昕 《红外与毫米波学报》 SCIE EI CAS CSCD 北大核心 2017年第4期393-396,共4页
设计了一种倒装焊结构,用于340 GHz的肖特基二极管探测器.探测单元是基于砷化镓(GaA s)工艺设计的.薄膜陶瓷支撑层旨在为太赫兹检测单元提供封装.通常,导电胶用作天线和输出电路之间的附接.分别对倒装焊结构和无倒装焊结构(类引线键合结... 设计了一种倒装焊结构,用于340 GHz的肖特基二极管探测器.探测单元是基于砷化镓(GaA s)工艺设计的.薄膜陶瓷支撑层旨在为太赫兹检测单元提供封装.通常,导电胶用作天线和输出电路之间的附接.分别对倒装焊结构和无倒装焊结构(类引线键合结构)模型对太赫兹接收天线性能的影响进行研究.为了比较的目的,使用相同的测试系统表征FC结构模型和无FC结构模型(引线键合结构).通过引线键合与倒装焊测试增益的结果比较,表明倒装焊结构可以作为大规模太赫兹检测阵列封装的低成本解决方案. 展开更多
关键词 太赫兹 倒装焊 对数周期天线 太赫兹封装 薄膜陶瓷 肖特基二极管
在线阅读 下载PDF
Hybrid phase-locked loop with fast locking time and low spur in a 0.18-μm CMOS process
2
作者 朱思衡 司黎明 +2 位作者 郭超 史君宇 朱卫仁 《Chinese Physics B》 SCIE EI CAS CSCD 2014年第7期748-753,共6页
We propose a novel hybrid phase-locked loop (PLL) architecture for overcoming the trade-off between fast locking time and low spur. To reduce the settling time and meanwhile suppress the reference spurs, we employ a... We propose a novel hybrid phase-locked loop (PLL) architecture for overcoming the trade-off between fast locking time and low spur. To reduce the settling time and meanwhile suppress the reference spurs, we employ a wide-band single-path PLL and a narrow-band dual-path PLL in a transient state and a steady state, respectively, by changing the loop bandwidth according to the gain of voltage controlled oscillator (VCO) and the resister of the loop filter. The hybrid PLL is implemented in a 0.18-μm complementary metal oxide semiconductor (CMOS) process with a total die area of 1.4×0.46 mm2. The measured results exhibit a reference spur level of lower than -73 dB with a reference frequency of 10 MHz and a settling time of 20 μs with 40 MHz frequency jump at 2 GHz. The total power consumption of the hybrid PLL is less than 27 mW with a supply voltage of 1.8 V. 展开更多
关键词 phase-locked loop (PLL) fast locking time low spur complementary metal oxide semiconductor(CMOS)
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部