期刊文献+
共找到3篇文章
< 1 >
每页显示 20 50 100
大整数乘法器设计 被引量:4
1
作者 原巍 许琪 沈绪榜 《微电子学与计算机》 CSCD 北大核心 2003年第B12期1-3,7,共4页
本文提出了一种有符号大整数乘法的实现算法,该算法避免了部分积的符号扩展,使部分积之间的累加比较规则,易于VLSI实现。并且文中给出了该算法的一种逻辑实现结构,这种结构减少了乘法计算过程中进位传递加法的次数,加快了乘法计算... 本文提出了一种有符号大整数乘法的实现算法,该算法避免了部分积的符号扩展,使部分积之间的累加比较规则,易于VLSI实现。并且文中给出了该算法的一种逻辑实现结构,这种结构减少了乘法计算过程中进位传递加法的次数,加快了乘法计算的速度。 展开更多
关键词 大整数乘法器 算法 符号扩展 部分积 VLSI实现 逻辑实现结构
在线阅读 下载PDF
一种新的树型乘法器的设计 被引量:16
2
作者 许琪 原巍 沈绪榜 《西安电子科技大学学报》 EI CAS CSCD 北大核心 2002年第5期580-583,共4页
理论上Wallace树结构加法器是乘法器中完成部分积求和的最快的多操作数加法器 ,但其互连复杂难于实现 .针对 32位树型乘法器 ,在分析阵列结构的基础上 ,对部分积重新合理分组 ,并采用延迟平衡的 4 2压缩器电路结构 ,提出一种新的阵列... 理论上Wallace树结构加法器是乘法器中完成部分积求和的最快的多操作数加法器 ,但其互连复杂难于实现 .针对 32位树型乘法器 ,在分析阵列结构的基础上 ,对部分积重新合理分组 ,并采用延迟平衡的 4 2压缩器电路结构 ,提出一种新的阵列组织结构 .该结构与现有其他结构相比具有AT2 最小的特点 ,比传统的Wallace树结构减少了约 18% ,并且布局规整 ,布线规则 ,易于VLSI实现 . 展开更多
关键词 WALLACE树 树型乘法器 布局 布线 延迟平衡
在线阅读 下载PDF
逻辑级功耗估计方法的研究
3
作者 刘春燕 原巍 沈绪榜 《微电子学与计算机》 CSCD 北大核心 2005年第8期85-89,共5页
随着芯片规模的增大和速度的不断提高,功耗已经成为深亚微米设计中需要考虑的一个主要因素。在设计中,为了满足功耗需求而又避免进行昂贵地重新设计过程,就需要在设计的不同阶段进行精确而高效的功耗估计。同时,功耗估计对于设计过程中... 随着芯片规模的增大和速度的不断提高,功耗已经成为深亚微米设计中需要考虑的一个主要因素。在设计中,为了满足功耗需求而又避免进行昂贵地重新设计过程,就需要在设计的不同阶段进行精确而高效的功耗估计。同时,功耗估计对于设计过程中的优化及可靠性设计也是十分重要的。因此,在设计的各个抽象层次出现了很多功耗估计的方法。文章研究了逻辑级功耗估计的方法,重点是近年来提出的几种逻辑级功耗估计的方法,阐述了这些方法的基本原理并比较它们各自的优缺点。 展开更多
关键词 功耗估计 开关率 基于仿真的功耗估计方法 概率功耗估计方法
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部