采用V erilog HDL语言,在FPGA上实现了32位单精度浮点乘法器的设计,通过采用改进型Booth算法和W a llace树结构,提高了乘法器的速度。本文使用A ltera Q uartus II 4.1仿真软件,采用的器件是EPF 10K 100EQ 240 1,对乘法器进行了波形仿真...采用V erilog HDL语言,在FPGA上实现了32位单精度浮点乘法器的设计,通过采用改进型Booth算法和W a llace树结构,提高了乘法器的速度。本文使用A ltera Q uartus II 4.1仿真软件,采用的器件是EPF 10K 100EQ 240 1,对乘法器进行了波形仿真,并采用0.5 CM O S工艺进行逻辑综合。展开更多
为了解决电力系统中输电线路的安全监测问题,介绍了一种基于相位敏感的光时域反射仪(Φ-OTDR)技术的光纤分布式振动传感器(DVS)系统。详细说明了该系统的系统结构和传感原理,并且提出一种能够有效提高系统信噪比、抑制衰落噪声的新解调...为了解决电力系统中输电线路的安全监测问题,介绍了一种基于相位敏感的光时域反射仪(Φ-OTDR)技术的光纤分布式振动传感器(DVS)系统。详细说明了该系统的系统结构和传感原理,并且提出一种能够有效提高系统信噪比、抑制衰落噪声的新解调算法。通过Mat l ab对该系统建模仿真,验证了系统的可行性和有效性。展开更多
文摘采用V erilog HDL语言,在FPGA上实现了32位单精度浮点乘法器的设计,通过采用改进型Booth算法和W a llace树结构,提高了乘法器的速度。本文使用A ltera Q uartus II 4.1仿真软件,采用的器件是EPF 10K 100EQ 240 1,对乘法器进行了波形仿真,并采用0.5 CM O S工艺进行逻辑综合。
文摘为了解决电力系统中输电线路的安全监测问题,介绍了一种基于相位敏感的光时域反射仪(Φ-OTDR)技术的光纤分布式振动传感器(DVS)系统。详细说明了该系统的系统结构和传感原理,并且提出一种能够有效提高系统信噪比、抑制衰落噪声的新解调算法。通过Mat l ab对该系统建模仿真,验证了系统的可行性和有效性。