期刊文献+
共找到2篇文章
< 1 >
每页显示 20 50 100
H.264编码器中1/4像素精度插值算法的VLSI实现 被引量:4
1
作者 陈光化 翟海华 +2 位作者 石旭利 张兆杨 万芬芳 《微电子学与计算机》 CSCD 北大核心 2008年第2期176-180,共5页
H.264视频编码标准中引入了1/4像素精度插值算法,大大提高了压缩效率,但同时使运算复杂度增加、存储带宽增大。针对以上问题,从运动估计的角度出发,采用一步插值法和数据复用技术,可使带宽减少26%,处理周期可减少45%;设计了相应的硬件结... H.264视频编码标准中引入了1/4像素精度插值算法,大大提高了压缩效率,但同时使运算复杂度增加、存储带宽增大。针对以上问题,从运动估计的角度出发,采用一步插值法和数据复用技术,可使带宽减少26%,处理周期可减少45%;设计了相应的硬件结构:采用了5级流水线实现一步插值算法,通过输入缓冲单元实现了参考数据的复用;针对插值过程中产生的大量数据,采用乒乓操作结构,保证数据及时传递。该结构可以显著降低带宽,提高吞吐率,完全可以应用于实时编码器中。 展开更多
关键词 H.264标准 1/4像素插值 4数据复用
在线阅读 下载PDF
基于门控时钟的低功耗CAVLC解码器设计
2
作者 陈光化 万芬芳 翟海华 《电视技术》 北大核心 2007年第12期23-25,共3页
提出了一种应用于H.264/AVC的低功耗上下文自适应变长编码(CAVLC)解码器的设计方案。对各解码块和内部寄存器分别采用模块级和寄存器级的时钟门控,关闭空闲的时钟,降低了解码器的动态功耗。该设计采用0.25μm工艺,在100MHz时钟约束下,... 提出了一种应用于H.264/AVC的低功耗上下文自适应变长编码(CAVLC)解码器的设计方案。对各解码块和内部寄存器分别采用模块级和寄存器级的时钟门控,关闭空闲的时钟,降低了解码器的动态功耗。该设计采用0.25μm工艺,在100MHz时钟约束下,对门控后的解码器进行功耗分析,结果证明CAVLC解码器的功耗降低了65%。 展开更多
关键词 H.264 AVC标准 上下文自适应变长编码 解码器 门控时钟
在线阅读 下载PDF
上一页 1 下一页 到第
使用帮助 返回顶部