期刊文献+
共找到459篇文章
< 1 2 23 >
每页显示 20 50 100
一种应用于BIKE的基于Karatsuba算法的大尺寸多项式乘法器
1
作者 杨柳 张永真 +2 位作者 田静 宋苏文 王中风 《电子学报》 北大核心 2025年第1期84-93,共10页
当前美国国家标准与技术研究院(National Institute of Standards and Technology,NIST)对后量子密码(Post-Quantum Cryptography,PQC)标准化方案的评估已进入第四轮,位翻转密钥封装(Bit Flipping Key Encapsulation,BIKE)协议是目前被... 当前美国国家标准与技术研究院(National Institute of Standards and Technology,NIST)对后量子密码(Post-Quantum Cryptography,PQC)标准化方案的评估已进入第四轮,位翻转密钥封装(Bit Flipping Key Encapsulation,BIKE)协议是目前被评估的四个候选方案之一.在BIKE的密钥生成算法中,多项式乘法作为众多密码系统中特别耗时的操作之一,耗费了大量的时间和面积资源.针对此问题,本文设计了一种基于Karatsuba算法(Karatsuba Algorithm,KA)的无交叠多项式乘法器,可高效实现万级比特位宽的多项式乘法,具有低时延、高性能和面积小的特点.同时,本文将该优化乘法器应用于BIKE密钥生成算法中,并基于现场可编程门阵列(Field Programmable Gate Array,FPGA)对其进行硬件架构实现,改进了原有的紧凑多项式乘法和多项式求逆算法.本文提出的乘法器通过采用不同的操作数位宽,可适应对面积和延时的不同需求.与BIKE原本的设计相比,改进的设计使密钥生成模块的延时减小了36.54%,面积延迟积(Area Delay Production,ADP)减小了10.4%. 展开更多
关键词 后量子密码(PQC) 多项式乘法器 Karatsuba算法(KA) 位翻转密钥封装(BIKE)
在线阅读 下载PDF
基于加法树压缩和乘数编码优化的乘法器设计
2
作者 王守华 王明旭 孙希延 《电子技术应用》 2024年第9期73-76,共4页
定点乘法器是现代信号处理常用的运算单元之一,其整体性能直接决定了系统的竞争力。为了乘法器的计算效率,设计了一种新型高能效有符号数乘法器,使用基4-Booth编码,减少了一半的部分积;另外使用直接求相反数的方法代替传统的取反加一求... 定点乘法器是现代信号处理常用的运算单元之一,其整体性能直接决定了系统的竞争力。为了乘法器的计算效率,设计了一种新型高能效有符号数乘法器,使用基4-Booth编码,减少了一半的部分积;另外使用直接求相反数的方法代替传统的取反加一求相反数的方法,使得部分积阵列比特数减少且形状规整,易于压缩。提出的3-2压缩器和半加器相混合的新型树型压缩结构硬件资源开销优化明显,对比现有的乘法器异或门数量下降了14%,二选一选择器数量下降了31%,总面积减少了50%,计算效率大大提高。 展开更多
关键词 乘法器 基4-Booth编码 3-2压缩器 高能效
在线阅读 下载PDF
面向FFT处理器的CSD编码复数乘法器优化设计
3
作者 于建 范浩阳 +3 位作者 程晨 石红浩 孙秋月 刘可 《电子器件》 2024年第6期1473-1477,共5页
复数乘法器是快速傅里叶变换(Fast Fourier Transform, FFT)处理器重要的组成部分,用于完成旋转因子的复数乘法运算。由于正则有符号数(Canonical Signed Digit, CSD)复数乘法器结构简单且无需任何只读存储单元(Read Only Memory, ROM)... 复数乘法器是快速傅里叶变换(Fast Fourier Transform, FFT)处理器重要的组成部分,用于完成旋转因子的复数乘法运算。由于正则有符号数(Canonical Signed Digit, CSD)复数乘法器结构简单且无需任何只读存储单元(Read Only Memory, ROM)对旋转因子系数进行存储,因此常被用于低硬件开销FFT处理器的实现。为了进一步减少CSD复数乘法器在FFT处理器硬件资源消耗中的占比,提出了一种优化设计方案。此方案通过添加必要的逻辑电路,提前计算系统时钟对CSD复数乘法器的控制逻辑,达到更加有效地控制其所消耗硬件资源的目的。QUARTUS PRIME平台的综合结果显示,在实现64点FFT处理器时,至少能够节约逻辑单元(Logic Elements, LEs)使用量26%,工作频率为30 MHz时,动态功耗仅为11.61 mW。 展开更多
关键词 快速傅里叶变换 CSD复数乘法器 硬件成本 控制逻辑 旋转因子
在线阅读 下载PDF
基于电压调控自旋轨道矩器件多数决定逻辑门的存内华莱士树乘法器设计
4
作者 惠亚娟 李青朕 +1 位作者 王雷敏 刘成 《电子与信息学报》 EI CAS CSCD 北大核心 2024年第6期2673-2680,共8页
在使用新型非易失性存储阵列进行存内计算的研究中,存内乘法器的延迟往往随着位宽的增加呈指数增长,严重影响计算性能。该文设计一种电压调控自旋轨道矩磁随机存储器(VGSOT-MRAM)单元交叉阵列,并提出一种存内华莱士树乘法器的电路设计... 在使用新型非易失性存储阵列进行存内计算的研究中,存内乘法器的延迟往往随着位宽的增加呈指数增长,严重影响计算性能。该文设计一种电压调控自旋轨道矩磁随机存储器(VGSOT-MRAM)单元交叉阵列,并提出一种存内华莱士树乘法器的电路设计方法。所提串联存储单元结构通过电阻求和的方式,有效解决磁存储器单元阻值较低的问题;其次提出基于电压调控自旋轨道矩磁存储器单元交叉阵列的存内计算架构,利用在“读”操作期间实现的5输入多数决定逻辑门,进一步降低华莱士树乘法器的逻辑深度。与现有乘法器设计方法相比,所提方法延迟开销从O(n^(2))降低为O(log_(2)n),在大位宽时延迟更低。 展开更多
关键词 存算一体 新型非易失性存储器 自旋轨道矩磁存储器 华莱士树乘法器
在线阅读 下载PDF
一种采用单运算跨阻放大器实现的模拟乘法器 被引量:1
5
作者 李玉琴 余金永 葛动元 《电子器件》 CAS 2024年第2期358-363,共6页
针对广泛应用于核电子技术领域的模拟乘法器进行了研究,提出了一种采用单运算跨阻放大器实现的模拟乘法器。首先基于运算跨阻放大器的基本结构和输入输出关系,提出了基于单OTRA的基本乘法器电路。然后,为了消除OTRA的有限跨阻增益对乘... 针对广泛应用于核电子技术领域的模拟乘法器进行了研究,提出了一种采用单运算跨阻放大器实现的模拟乘法器。首先基于运算跨阻放大器的基本结构和输入输出关系,提出了基于单OTRA的基本乘法器电路。然后,为了消除OTRA的有限跨阻增益对乘法器的影响,提出了在直流偏置下叠加小信号的实现方案和基于MOS的乘法器结构,以实现对高频应用的补偿。还讨论了其作为平方器和振幅调制器的应用。最后通过PSPICE仿真验证了提出的理论设计,表明仿真结果与理论设计吻合得很好。 展开更多
关键词 电子功能部件 运算跨阻放大器 模拟乘法器 小信号分析 传输特性 频率响应 应用实例
在线阅读 下载PDF
一种高效能可重构1024位大数乘法器的设计
6
作者 苏成 夏宏 《电子技术应用》 2024年第3期31-35,共5页
在SM9加密等算法中经常使用大数乘法,为了解决大数乘法中关键电路延迟过高、能耗过大的问题,设计了一种基于流水线的可重构1024位乘法器。使用64位乘法单元和128位先行进位加法单元,分20个周期流水产生最终结果,缓解了传统乘法器中加法... 在SM9加密等算法中经常使用大数乘法,为了解决大数乘法中关键电路延迟过高、能耗过大的问题,设计了一种基于流水线的可重构1024位乘法器。使用64位乘法单元和128位先行进位加法单元,分20个周期流水产生最终结果,缓解了传统乘法器中加法部分的延时,实现电路复用,有效减小能耗。在SMIC 0.18μm工艺库下,关键电路延迟2.5 ns,电路面积7.03 mm^(2),能耗576 mW。 展开更多
关键词 大数乘法器 流水线 华莱士树 可重构
在线阅读 下载PDF
一种低输入要求的高精度随机计算乘法器
7
作者 潘仁昊 赵凯 赵钰迪 《北京信息科技大学学报(自然科学版)》 2024年第3期48-52,共5页
针对传统随机计算乘法输出精度受输入比特流之间相关性影响的问题,提出一种对相关性不敏感的高精度乘法器。首先,通过编码权重的转换和输入的组合,建立了乘法计算模型;其次,针对随机计算乘法电路的缩放输出问题,设计了非缩放优化电路并... 针对传统随机计算乘法输出精度受输入比特流之间相关性影响的问题,提出一种对相关性不敏感的高精度乘法器。首先,通过编码权重的转换和输入的组合,建立了乘法计算模型;其次,针对随机计算乘法电路的缩放输出问题,设计了非缩放优化电路并提高了计算精度;最后,分别使用多种分布比特流作为输入,验证了乘法器对比特流的适应情况。通过引入比特翻转并进行高斯滤波实验,验证了乘法器的有效性和容错性。仿真结果表明:与传统随机计算乘法器相比,该乘法器提高了54.8%的精度,节省了47.49%的面积;与二进制乘法器相比,节省了82.50%的面积。 展开更多
关键词 随机计算 乘法器 比特流 相关性
在线阅读 下载PDF
基于动态补偿的新近似乘法器
8
作者 洪军 刘杰 +1 位作者 刘红海 黄瑞钧 《数字技术与应用》 2024年第10期179-181,共3页
在许多应用中,乘法器是较为关键的算术功能单元之一,这些应用程序通常需要多次乘法运算,从而导致大量的功耗。针对运算单元功耗高的问题,提出了一种基于动态补偿的近似乘法器,实验结果表明,与现有的Wallace树乘法器相比,所提出的可调近... 在许多应用中,乘法器是较为关键的算术功能单元之一,这些应用程序通常需要多次乘法运算,从而导致大量的功耗。针对运算单元功耗高的问题,提出了一种基于动态补偿的近似乘法器,实验结果表明,与现有的Wallace树乘法器相比,所提出的可调近似乘法器的延迟和平均功耗可以分别降低27%和40.33%。 展开更多
关键词 WALLACE树 运算单元 应用程序 乘法器 乘法运算 动态补偿 平均功耗 功能单元
在线阅读 下载PDF
基于NTT的高效多项式乘法器设计及其FPGA实现
9
作者 刘笑帆 肖昊 +1 位作者 赵延睿 胡越 《合肥工业大学学报(自然科学版)》 CAS 北大核心 2024年第11期1498-1504,共7页
基于快速数论变换(number theoretic transform,NTT)的多项式乘法运算是后量子密码(post-quantum cryptography,PQC)的重要组件,提高多项式乘法器的运算速度至关重要。文章基于现场可编程门阵列(field programmable gate array,FPGA)提... 基于快速数论变换(number theoretic transform,NTT)的多项式乘法运算是后量子密码(post-quantum cryptography,PQC)的重要组件,提高多项式乘法器的运算速度至关重要。文章基于现场可编程门阵列(field programmable gate array,FPGA)提出一种输入位宽为14位、长度为1024的高效多项式乘法器硬件加速方案,设计一种无冗余可重用的蝶形运算单元电路。通过提高部分运算的并行度,实现模乘器接近100%的利用率,降低整个多项式乘法运算的迭代周期,提高整体运算速度。该乘法器最终被部署在Xilinx Artix-7 FPGA开发板上,实验结果表明,电路的最高工作频率为238 MHz,多项式乘法运算的总体用时为35.59μs,对比现有的硬件设计,该文提出的电路运算效率提高36.9%。 展开更多
关键词 后量子密码(PQC) 多项式乘法器 快速数论变换(NTT) 模乘 现场可编程门阵列(FPGA)
在线阅读 下载PDF
一种16×16位高速低功耗流水线乘法器的设计 被引量:3
10
作者 吴明森 李华旺 刘海涛 《微电子学与计算机》 CSCD 北大核心 2003年第8期151-153,共3页
提出了一种16×16位的高速低功耗流水线乘法器的设计。乘法器结构采用Booth编码和Wallace树,全加器单元是一种新型的准多米诺逻辑,其性能较普通CMOS逻辑全加器有很大改善。使用0.5μmCMOS工艺模型,HSPICE模拟结果表明,在频率为150MH... 提出了一种16×16位的高速低功耗流水线乘法器的设计。乘法器结构采用Booth编码和Wallace树,全加器单元是一种新型的准多米诺逻辑,其性能较普通CMOS逻辑全加器有很大改善。使用0.5μmCMOS工艺模型,HSPICE模拟结果表明,在频率为150MHz条件下,电源电压3.0V,其平均功耗为11.74mW,延迟为6.5ns。 展开更多
关键词 16×16位高速低功耗流水线乘法器 设计 BOOTH编码 算术逻辑单元 乘法器
在线阅读 下载PDF
应用于FFT处理器的新型串接CSD常数乘法器设计 被引量:2
11
作者 于建 《电讯技术》 北大核心 2018年第8期976-980,共5页
快速傅里叶变换(FFT)广泛应用于正交频分复用(OFDM)系统的调制与解调中。FFT的输出需要输入序列与旋转因子(TF)进行复数乘法运算,由于正则有符号数(CSD)常数乘法器实现简单、硬件开销小,常用于此类复数乘法运算,但随着旋转因子常数值个... 快速傅里叶变换(FFT)广泛应用于正交频分复用(OFDM)系统的调制与解调中。FFT的输出需要输入序列与旋转因子(TF)进行复数乘法运算,由于正则有符号数(CSD)常数乘法器实现简单、硬件开销小,常用于此类复数乘法运算,但随着旋转因子常数值个数的增加,其硬件开销会成倍增长。为了降低硬件开销,利用参数分解减少常数值个数的方法,提出了一种新型串接CSD常数乘法器。仿真结果显示对比常用的布斯乘法器,该新型串接CSD常数乘法器设计方案实现与旋转因子Wi128、Wi256以及Wi512进行复数乘法运算的硬件资源消耗分别减少41%、34%和25%。 展开更多
关键词 CSD常数乘法器 布斯乘法器 傅里叶变换 旋转因子
在线阅读 下载PDF
二元域乘法器的研究 被引量:1
12
作者 艾树峰 《中国电子科学研究院学报》 2009年第3期320-322,共3页
特征为2的椭圆曲线密码的主要运算为标量乘运算,其中二元域的乘法运算性能是影响标量乘运算的重要因素。文章根据Karatsuba-Ofman算法,对256×256的二元域乘法器的实现作了理论分析,进而用速度面积乘积衡量了各种实现,并指出其中的... 特征为2的椭圆曲线密码的主要运算为标量乘运算,其中二元域的乘法运算性能是影响标量乘运算的重要因素。文章根据Karatsuba-Ofman算法,对256×256的二元域乘法器的实现作了理论分析,进而用速度面积乘积衡量了各种实现,并指出其中的最佳方案,为实际应用的选择提供了参考。并以集成电路的形式作了实现,并对结果进行分析。 展开更多
关键词 椭圆曲线密码 二元域乘法器 Kalatsuba—Offman乘法器
在线阅读 下载PDF
模拟乘法器的宏模型 被引量:2
13
作者 陈秀中 周松 《通信学报》 EI CSCD 北大核心 1994年第5期94-103,共10页
本文提出了一个由构造法建立的模拟乘法器的宏模型,该模型可以模拟乘法器的动态特性、静态特性与非线性特性的十几种特性参数,并且电路简单,是一个比较全面而实用的模型。
关键词 模拟乘法器 宏模型 构造法 乘法器
在线阅读 下载PDF
基于16位定点DSP的并行乘法器的设计 被引量:1
14
作者 王叶辉 林贻侠 严伟 《半导体技术》 CAS CSCD 北大核心 2004年第5期101-105,共5页
设计了一种用于16位定点DSP中的片内乘法器。该乘法器采用了改进型Booth算法,使用CSA构成的乘法器阵列,并采用跳跃进位加法器实现进位传递,该设计具有可扩展性,并提出了更高位扩展时应改进型方向。设计时综合考虑了高性能定点DSP对乘法... 设计了一种用于16位定点DSP中的片内乘法器。该乘法器采用了改进型Booth算法,使用CSA构成的乘法器阵列,并采用跳跃进位加法器实现进位传递,该设计具有可扩展性,并提出了更高位扩展时应改进型方向。设计时综合考虑了高性能定点DSP对乘法器在面积和速度上的要求,具有极其规整的布局布线。 展开更多
关键词 DSP 并行乘法器 阵列乘法器 改进型Booth编码 部分积产生器
在线阅读 下载PDF
一种新的树型乘法器的设计 被引量:16
15
作者 许琪 原巍 沈绪榜 《西安电子科技大学学报》 EI CAS CSCD 北大核心 2002年第5期580-583,共4页
理论上Wallace树结构加法器是乘法器中完成部分积求和的最快的多操作数加法器 ,但其互连复杂难于实现 .针对 32位树型乘法器 ,在分析阵列结构的基础上 ,对部分积重新合理分组 ,并采用延迟平衡的 4 2压缩器电路结构 ,提出一种新的阵列... 理论上Wallace树结构加法器是乘法器中完成部分积求和的最快的多操作数加法器 ,但其互连复杂难于实现 .针对 32位树型乘法器 ,在分析阵列结构的基础上 ,对部分积重新合理分组 ,并采用延迟平衡的 4 2压缩器电路结构 ,提出一种新的阵列组织结构 .该结构与现有其他结构相比具有AT2 最小的特点 ,比传统的Wallace树结构减少了约 18% ,并且布局规整 ,布线规则 ,易于VLSI实现 . 展开更多
关键词 WALLACE树 树型乘法器 布局 布线 延迟平衡
在线阅读 下载PDF
一种高性能、低功耗乘法器的设计 被引量:8
16
作者 郑伟 姚庆栋 +2 位作者 张明 刘鹏 李东晓 《浙江大学学报(工学版)》 EI CAS CSCD 北大核心 2004年第5期534-538,共5页
基于标准单元方法设计并实现支持单指令流多数据流(SIMD)计算的16bit×8bit乘法器.分析乘法运算时延的分布,采用Wallace树形结构实现Booth乘法器,最终进位传递计算采用从左到右免除进位(LRCF)算法,使最高位(MSB)部分的进位传递计算... 基于标准单元方法设计并实现支持单指令流多数据流(SIMD)计算的16bit×8bit乘法器.分析乘法运算时延的分布,采用Wallace树形结构实现Booth乘法器,最终进位传递计算采用从左到右免除进位(LRCF)算法,使最高位(MSB)部分的进位传递计算与部分积相加运算的并行重叠进行,以提高乘法运算的并行度,降低硬件复杂度和功耗.在0.18μm工艺标准单元库的支持下,使用电子设计辅助(EDA)工具,版图实现了该乘法器.利用版图得到的线负载模型信息对门级网表进行分析,在工作电压为1.62V,125℃时,该乘法器速度为2.80ns,功耗为0.089mW/MHz. 展开更多
关键词 乘法器 数字信号处理器芯片 改进Booth算法 WALLACE树 从左到右免除进位(LRCF)算法
在线阅读 下载PDF
模拟乘法器零漂抑制技术 被引量:6
17
作者 李文禄 赵治华 +3 位作者 唐健 肖欢 李毅 何方敏 《海军工程大学学报》 CAS 北大核心 2013年第4期1-5,102,共6页
为克服现有调零技术的不足,分析了模拟乘法器零漂产生的原因,建立了乘法器的等效模型,提出了一种高精度的模拟乘法器零漂补偿电路;采用传输线变压器技术、低阻调零技术、温度补偿技术和数字调零技术提高零漂抑制效果,对零漂补偿电路参... 为克服现有调零技术的不足,分析了模拟乘法器零漂产生的原因,建立了乘法器的等效模型,提出了一种高精度的模拟乘法器零漂补偿电路;采用传输线变压器技术、低阻调零技术、温度补偿技术和数字调零技术提高零漂抑制效果,对零漂补偿电路参数提取方法进行了研究。实验结果表明:采用综合补偿技术后,可以将模拟乘法器的原始零漂降低3个数量级。 展开更多
关键词 乘法器零漂 传输线变压器 低阻调零 数字调零
在线阅读 下载PDF
模拟乘法器ADL5391的原理与应用 被引量:3
18
作者 程燕 陈南 《电子设计工程》 2013年第9期110-113,共4页
简单介绍了ADI公司推出的新一代高性能模拟乘法器ADL5391的主要特性和工作原理。给出了基于ADL5391的宽带乘法器的典型应用电路,并对其进行了测试。最后设计了基于ADL5391的二倍频电路,测试结果表明该二倍频电路具有性能稳定、工作频带... 简单介绍了ADI公司推出的新一代高性能模拟乘法器ADL5391的主要特性和工作原理。给出了基于ADL5391的宽带乘法器的典型应用电路,并对其进行了测试。最后设计了基于ADL5391的二倍频电路,测试结果表明该二倍频电路具有性能稳定、工作频带宽、测量精度高、抗干扰能力强等优点。 展开更多
关键词 ADL5391 模拟乘法器 宽带乘法器 二倍频电路
在线阅读 下载PDF
Radix-16 Booth流水线乘法器的设计 被引量:7
19
作者 梁峰 邵志标 梁晋 《西安交通大学学报》 EI CAS CSCD 北大核心 2006年第10期1111-1114,1133,共5页
设计了一种新颖的32×32位高速流水线乘法器结构.该结构所采用的新型Radix-16 Booth算法吸取了冗余Booth编码与改进Booth编码的优点,能简单、快速地产生复杂倍数.设计完成的乘法器只产生9个部分积,有效降低了部分积压缩阵列的规模... 设计了一种新颖的32×32位高速流水线乘法器结构.该结构所采用的新型Radix-16 Booth算法吸取了冗余Booth编码与改进Booth编码的优点,能简单、快速地产生复杂倍数.设计完成的乘法器只产生9个部分积,有效降低了部分积压缩阵列的规模与延时.通过对5级流水线关键路径中压缩阵列和64位超前进位(CLA)加法器的优化设计,减少了乘法器的延时和面积.经现场可编程逻辑器件仿真验证表明,与采用Radix-8 Booth算法的乘法器相比,该乘法器速度提高了11%,硬件资源减少了3%. 展开更多
关键词 乘法器 BOOTH算法 流水线 压缩阵列
在线阅读 下载PDF
LSRISC 32位浮点阵列乘法器的设计 被引量:5
20
作者 许琪 沈绪榜 +2 位作者 钱刚 李莉 赵宁 《微电子学与计算机》 CSCD 北大核心 2001年第4期19-24,共6页
文章介绍 LS RISC中的 32位浮点乘法器的设计,它可用于完成定点 32位整数与序数的乘法操作和 IEEE754规定的单精度扩展浮点数据的乘法。
关键词 浮点阵列乘法器 LSRISC 微处理器 设计
在线阅读 下载PDF
上一页 1 2 23 下一页 到第
使用帮助 返回顶部